OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 479|回复: 2

[XILINX] 为什么用了时钟资源,时序就不容易满足

[复制链接]

50

主题

233

帖子

0

精华

高级会员

Rank: 4

积分
974
金钱
974
注册时间
2021-4-28
在线时间
407 小时
发表于 2023-12-25 21:40:05 | 显示全部楼层 |阅读模式
1金钱
经常遇见 如果外部晶振时钟直接进入FPGA作为驱动时钟时,Vivado时序就不会爆红,而如果将外部时钟进入PLL然后倍频出来后的时钟作为驱动时钟,就产生很多时序不满足编译爆红的情况,请问各位大佬这种情况是为什么?和怎么解决呢

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

558

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
164897
金钱
164897
注册时间
2010-12-1
在线时间
2100 小时
发表于 2023-12-27 22:57:35 | 显示全部楼层
回复

使用道具 举报

3

主题

1921

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5336
金钱
5336
注册时间
2018-10-21
在线时间
1484 小时
发表于 2023-12-28 08:54:02 | 显示全部楼层
本帖最后由 QinQZ 于 2023-12-28 09:06 编辑

和时钟频率有关系,频率越高,时序越不容易满足
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-6-8 02:20

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表