OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 2319|回复: 2

关于通过定时器的SR寄存器问题

[复制链接]

1

主题

1

帖子

0

精华

新手入门

积分
9
金钱
9
注册时间
2016-12-2
在线时间
1 小时
发表于 2016-12-2 11:29:25 | 显示全部楼层 |阅读模式
3金钱
昨天,按正点原子官方代码实现了输入捕获实验,发现了一个很奇怪的BUG。首先,在手册中知道,定时器在初始化之后会挂起一个更新中断,所以我在TIM_TimeBaseInit()函数之后,写了TIM5->SR = 0; 然后,在TIM_Cmd(TIM5, ENABLE);之后,SR寄存器就立马变成了0x1d,即只有输入捕获通道1(这是我配置输入捕获的通道)没有挂起中断,其他三个通道和更新中断都挂起了,导致了我的定时器5不断进入中断,除非把更新中断关闭了。奇怪的地方在于:1、为什么SR的值会立马变成0x1D;2、为什么我不管怎么对SR清0,它在下个语句后就会立马变成0x1D;  原子的官方代码也是有这个问题。一直没有想到原因,望大牛给一下解释!!

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165536
金钱
165536
注册时间
2010-12-1
在线时间
2117 小时
发表于 2016-12-4 22:33:32 | 显示全部楼层
这个问题我也没找到答案。。。  你可以问问ST看下
回复

使用道具 举报

1

主题

2

帖子

0

精华

新手上路

积分
25
金钱
25
注册时间
2019-6-8
在线时间
5 小时
发表于 2019-8-26 22:10:38 | 显示全部楼层
大佬,问题解决了吗?
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-12 12:21

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表