OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3141|回复: 2

关于Rst和check的问题,比较着急,求助一下

[复制链接]

12

主题

36

帖子

0

精华

初级会员

Rank: 2

积分
142
金钱
142
注册时间
2016-5-18
在线时间
34 小时
发表于 2016-7-30 01:03:05 | 显示全部楼层 |阅读模式
2金钱
这是根据DS18B20的程序编写的DS2781的程序,但是红线的地方我有点想不懂为什么每次都要等DS2781它Rst后必须来一次check?比如图中的红线部分,求高人解答一下,谢谢!!!

1.png
2.png
3.png
4.png
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

6

主题

1097

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
3571
金钱
3571
注册时间
2014-12-2
在线时间
365 小时
发表于 2016-7-30 02:15:58 | 显示全部楼层
因为它把完整的复位时序给拆分了:

1.png




PS:你贴的代码并不符合时序,即便它能正常运行,量产难保不出问题。
坚决不用寄存器,拒绝重复造轮子。
回复

使用道具 举报

12

主题

36

帖子

0

精华

初级会员

Rank: 2

积分
142
金钱
142
注册时间
2016-5-18
在线时间
34 小时
 楼主| 发表于 2016-7-30 10:12:35 | 显示全部楼层
xkwy 发表于 2016-7-30 02:15
因为它把完整的复位时序给拆分了:

您好,我看了看DS2781的复位时序,DS2781的复位中tRSTL最小为480最大为960,tPDH最小值为15,我感觉没有什么问题啊!不知道为什么我贴不出图片来。。。。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-27 21:48

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表