OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3738|回复: 5

求助关于74HC4052的问题

[复制链接]

2

主题

6

帖子

0

精华

新手上路

积分
46
金钱
46
注册时间
2015-10-8
在线时间
8 小时
发表于 2016-7-19 10:21:52 | 显示全部楼层 |阅读模式
1金钱
74HC4052.png
我选用这个电路做选择时,EDID_SEL0信号直接由单片机GPIO输出,但是测得该信号无法拉低,无论用推挽还是开漏输出,一直保持4.86V

后来我把硬件修改,5V换成地后,该信号一直为0,又无法拉高。

对于问题出在哪儿完全没有头绪,希望有大大帮忙解决下。

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

58

主题

6294

帖子

1

精华

资深版主

Rank: 8Rank: 8

积分
11545
金钱
11545
注册时间
2014-4-1
在线时间
1315 小时
发表于 2016-7-19 10:44:31 | 显示全部楼层

估计IO口仍然是输入状态,或者断线了。


回复

使用道具 举报

2

主题

6

帖子

0

精华

新手上路

积分
46
金钱
46
注册时间
2015-10-8
在线时间
8 小时
 楼主| 发表于 2016-7-19 10:49:59 | 显示全部楼层
xuande 发表于 2016-7-19 10:44
估计IO口仍然是输入状态,或者断线了。

前面一个的话,我程序确实设置的输出,用原子哥的板子测同样的IO能拉高拉低,应该是输出没错,存在板子上IO输出输入状态无法改变的情况么。后面一个的话,我在做硬件检测,断线,请问下大大有没有比较好的测试方法。
回复

使用道具 举报

2

主题

6

帖子

0

精华

新手上路

积分
46
金钱
46
注册时间
2015-10-8
在线时间
8 小时
 楼主| 发表于 2016-7-19 10:57:50 | 显示全部楼层
xuande 发表于 2016-7-19 10:44
估计IO口仍然是输入状态,或者断线了。

哦想起来,简单的断线测试过了,IO和EDID_SEL是连通了。
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165536
金钱
165536
注册时间
2010-12-1
在线时间
2117 小时
发表于 2016-7-20 22:25:10 | 显示全部楼层
IO配置错了。。。
回复

使用道具 举报

2

主题

6

帖子

0

精华

新手上路

积分
46
金钱
46
注册时间
2015-10-8
在线时间
8 小时
 楼主| 发表于 2016-7-20 23:39:13 | 显示全部楼层

最后找到问题。。那合作公司给我的电路的引脚标了个错的。。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-9 22:21

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表