OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6872|回复: 6

STM32进入中断的速度

[复制链接]

23

主题

80

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
307
金钱
307
注册时间
2015-2-19
在线时间
32 小时
发表于 2016-5-20 10:23:51 | 显示全部楼层 |阅读模式
1金钱
有谁知道STM32进入定时器中断大概要多长时间吗?是us级别还是ns级别的,或者是更小??
比如通过定时器中断不断检测是否是高电平,从而得到高电平的时间,但多次进入定时器中断会不会对高电平时间造成很大影响?

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

22

主题

751

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1606
金钱
1606
注册时间
2015-6-10
在线时间
223 小时
发表于 2016-5-20 14:20:57 | 显示全部楼层
你用定时器捕获不就解决了吗
回复

使用道具 举报

17

主题

344

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1280
金钱
1280
注册时间
2013-12-14
在线时间
567 小时
发表于 2016-5-20 21:22:07 | 显示全部楼层
本帖最后由 东北小辉辉 于 2016-5-20 21:25 编辑

楼主,我略微翻了翻手册手头的stm32f103的参考手册,我的理解是没有延迟的。
我这里无法截图,不知道为什么,我的理论依据在参考手册的296页,高级定时器那章,图53,英文原版的,中文版可能有出入。
上面有定时器分频的时序,显示一旦定时器溢出,更新事件标志位(UEV)会“马上”被置1,没有任何延迟(反倒是在使能CEN位会有一个时钟周期的CK_PSC的延迟才会开始计数),具体楼主可以去看那张时序图。
但是这只表明硬件寄存器上是没有延迟的,代码在进入定时器中断的时候还要进行保护现场和入栈等工作,要浪费“一点点”时间,如果对时间要求过高的话可以用汇编来编写这段代码。
以上是我一点粗浅的理解,希望大家能积极讨论。

半导体->模拟电路->数字电路->单片机->汇编->C->操作系统->java
回复

使用道具 举报

23

主题

80

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
307
金钱
307
注册时间
2015-2-19
在线时间
32 小时
 楼主| 发表于 2016-5-22 13:28:37 | 显示全部楼层
止天 发表于 2016-5-20 14:20
你用定时器捕获不就解决了吗

确实这个是很正确的方法,我只是想实验一下,向大家学习一下
回复

使用道具 举报

23

主题

80

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
307
金钱
307
注册时间
2015-2-19
在线时间
32 小时
 楼主| 发表于 2016-5-22 13:28:49 | 显示全部楼层
东北小辉辉 发表于 2016-5-20 21:22
楼主,我略微翻了翻手册手头的stm32f103的参考手册,我的理解是没有延迟的。
我这里无法截图,不知道为什 ...

恩,很感谢您的回答
回复

使用道具 举报

33

主题

984

帖子

1

精华

论坛元老

Rank: 8Rank: 8

积分
8031
金钱
8031
注册时间
2014-8-13
在线时间
1595 小时
发表于 2016-5-22 15:34:29 | 显示全部楼层
ns级别,估计取决于机器时钟周期。
回复

使用道具 举报

2

主题

6

帖子

0

精华

初级会员

Rank: 2

积分
75
金钱
75
注册时间
2020-10-13
在线时间
6 小时
发表于 2020-10-22 11:00:48 | 显示全部楼层
一般情况下,72M主频的时钟f103执行中断的时间是小于等于2us
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-20 18:30

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表