OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3747|回复: 2

stm32L151时钟设置问题

[复制链接]

9

主题

80

帖子

0

精华

初级会员

Rank: 2

积分
192
金钱
192
注册时间
2015-2-9
在线时间
51 小时
发表于 2016-3-15 17:41:40 | 显示全部楼层 |阅读模式
5金钱
file:///C:\Users\chijt\AppData\Roaming\Tencent\Users\19007359\QQ\WinTemp\RichOle\5@~R`L0_YSB6_]4GI356K44.png
如图: QQ图片20160315173953.png
这个是stm32L151时钟树,我用外部晶振8M,想得到SYSCLK=32MHz(因为最大也只能到32MHz),那只能选择PLL倍频*8,然后PLL分频/2,但是PLL倍频后是64MHz,那岂不是超过USBCLK的48MHz了吗?
难道只能选择PLL倍频*6=48M,然后再分频/2=24M?

最佳答案

查看完整内容[请看2#楼]

晕,刚刚在手册上又看到一段话:If the USB or SDIO interface is used in the application, the PLL VCO clock (defined bythe PLL multiplication factor) must be programmed to output a 96 MHz frequency. This is required to provide a 48 MHz clock to the USB or SDIO (SDIOCLK or USBCLK = PLLVCO/2).,看来这个时钟树画的不明确啊,USBCLK明明是PLLVCO/2嘛,没标出来?
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

9

主题

80

帖子

0

精华

初级会员

Rank: 2

积分
192
金钱
192
注册时间
2015-2-9
在线时间
51 小时
 楼主| 发表于 2016-3-15 17:41:41 | 显示全部楼层
晕,刚刚在手册上又看到一段话:If the USB or SDIO interface is used in the application, the PLL VCO clock (defined bythe PLL multiplication factor) must be programmed to output a 96 MHz frequency. This is required to provide a 48 MHz clock to the USB or SDIO (SDIOCLK or USBCLK = PLLVCO/2).,看来这个时钟树画的不明确啊,USBCLK明明是PLLVCO/2嘛,没标出来?
回复

使用道具 举报

0

主题

8

帖子

0

精华

新手上路

积分
43
金钱
43
注册时间
2013-3-12
在线时间
2 小时
发表于 2018-7-30 17:10:49 | 显示全部楼层
先2分频再4倍频
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-19 17:32

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表