OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 7317|回复: 3

有关verilog模块的问题

[复制链接]

3

主题

15

帖子

0

精华

初级会员

Rank: 2

积分
142
金钱
142
注册时间
2015-11-23
在线时间
10 小时
发表于 2016-1-12 10:53:17 | 显示全部楼层 |阅读模式
1金钱
不好意思打扰大家了,要询问一个有关模块的疑问点:就是我最近看程序中,发现这样定义一系列模块,麻烦大家看看#(***)是表示的什么意思??~~谢谢你们了~
parameter coef_width = 16;
parameter di_width = 8;
parameter [2:0] v = 3'h0;

dctu #(coef_width, di_width, v, 3'h0)
        dct_unit_0 (
                .clk(clk),
                .ena(ena),
                .ddgo(ddgo),
                .x(x),
                .y(y),
                .ddin(ddin),
                .dout(dout0)
        );

        dctu #(coef_width, di_width, v, 3'h1)
        dct_unit_1 (
                .clk(clk),
                .ena(ena),
                .ddgo(ddgo),
                .x(x),
                .y(y),
                .ddin(ddin),
                .dout(dout1)
        );

最佳答案

查看完整内容[请看2#楼]

#()内是修改modlue内的parameter参数
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

1

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
131
金钱
131
注册时间
2015-1-13
在线时间
21 小时
发表于 2016-1-12 10:53:18 | 显示全部楼层
#()内是修改modlue内的parameter参数 QQ截图20160114183854.png

回复

使用道具 举报

557

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165046
金钱
165046
注册时间
2010-12-1
在线时间
2102 小时
发表于 2016-1-12 23:26:20 | 显示全部楼层
帮顶
回复

使用道具 举报

3

主题

15

帖子

0

精华

初级会员

Rank: 2

积分
142
金钱
142
注册时间
2015-11-23
在线时间
10 小时
 楼主| 发表于 2016-1-14 20:47:43 | 显示全部楼层
谢谢你啦~~
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-6-29 00:03

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表