OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3481|回复: 2

关于SPI配置时钟极性和时钟相位的求助

[复制链接]

60

主题

204

帖子

0

精华

高级会员

Rank: 4

积分
503
金钱
503
注册时间
2014-2-28
在线时间
7 小时
发表于 2015-12-14 17:20:10 | 显示全部楼层 |阅读模式
5金钱
如何根据芯片手册的时序来配置stm32-SPI的参数 :关于时钟相位和时钟极性
时序图如下:


    SPI_InitStructure.SPI_CPOL = ;
    SPI_InitStructure.SPI_CPHA = ;

请大侠解释一下这2个参数的配置,最好说明一下这么配置的原因,求教了,谢谢

最佳答案

查看完整内容[请看2#楼]

SPI有4种模式。4种模式根据CPOL和CPHA的搭配来配置。具体配置成什么模式,需要看从设备的支持什么SPI模式。 比如:w25q64的存储芯片,只支持模式0和模式3,那么主机只能配置成这两种。如果没有具体要求的,那么就可以 根据用户自己定义。
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

130

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
373
金钱
373
注册时间
2015-3-7
在线时间
43 小时
发表于 2015-12-14 17:20:11 | 显示全部楼层
SPI有4种模式。4种模式根据CPOL和CPHA的搭配来配置。具体配置成什么模式,需要看从设备的支持什么SPI模式。
比如:w25q64的存储芯片,只支持模式0和模式3,那么主机只能配置成这两种。如果没有具体要求的,那么就可以
根据用户自己定义。
为人莫作千年计,三十河东四十西,莫欺少年穷。
回复

使用道具 举报

0

主题

1

帖子

0

精华

新手上路

积分
24
金钱
24
注册时间
2018-5-23
在线时间
7 小时
发表于 2018-6-2 23:23:59 | 显示全部楼层
时钟极性是指空闲时时钟状态,时钟相位指的是采集边沿。上图时钟周期是高电平,即为1,第二个边沿采集数据,为1.所以CPOL=1,CPHA=1
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-1 02:29

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表