OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5659|回复: 1

pwm输出与定时器的同步问题

[复制链接]

4

主题

21

帖子

0

精华

初级会员

Rank: 2

积分
57
金钱
57
注册时间
2015-8-8
在线时间
0 小时
发表于 2015-9-16 16:57:40 | 显示全部楼层 |阅读模式
5金钱
我设置pwm输出方波1khz,然后通过定时器中断控制adc采样,定时器中断频率4khz,每次中断里,用adc采样100个数累加,就是pwm输出高,这时adc采样100个数累加起来,关闭中断,下一次adc中断采样时仍然是高电平,然后两个低电平,以此类推,得到类似于1,1,0,0,1,1,0,0这样的数,但是我发现虽然前期得到数据正常,就是得到1,1,0,0,1,1,0,0这种数,但是后期数据出现不稳定得到介于高电平与低电平之间的数。具体说就是后期出现63000,63000,300,300,63000,63000,300,300,58000,63000,这样的规律,我认为可能是定时器与pwm频率不是严格同步引起的数据紊乱,但是pwm与adc使用的都是同一个晶振,为什么会不同步呢,希望大神帮忙求解

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165371
金钱
165371
注册时间
2010-12-1
在线时间
2110 小时
发表于 2015-9-21 00:22:27 | 显示全部楼层
我是开源电子网www.openedv.com站长,有关站务问题请与我联系。
正点原子STM32开发板购买店铺http://openedv.taobao.com
正点原子官方微信公众平台,点击这里关注“正点原子”
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-25 09:49

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表