OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 2949|回复: 2

时钟配置的有关问题

[复制链接]

3

主题

14

帖子

0

精华

新手上路

积分
46
金钱
46
注册时间
2015-6-2
在线时间
0 小时
发表于 2015-8-26 20:19:03 | 显示全部楼层 |阅读模式
5金钱
PCLK2 的常用时钟频率为 72MHz,而 ADCCLK 必须低于 14MHz,所以在这 个情况下, ADCCLK 最高频率为 PCLK2 的 8 分频,即 ADCCLK=9MHz。若希望 使 AD

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

14

帖子

0

精华

新手上路

积分
46
金钱
46
注册时间
2015-6-2
在线时间
0 小时
 楼主| 发表于 2015-8-26 20:20:26 | 显示全部楼层
PCLK2 的常用时钟频率为 72MHz,而 ADCCLK 必须低于 14MHz,所以在这
个情况下, ADCCLK 最高频率为 CLK2 的 8 分频,即 ADCCLK=9MHz。若希望
使 ADC 以最高的频率 14MHz 运行,可以把 CLK2 配置为 56MHz,然后再 4 分
频得到 ADCCLK。那么如何将 CLK2 配置为 56MHz?
回复

使用道具 举报

3

主题

2170

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5781
金钱
5781
注册时间
2013-11-22
在线时间
1212 小时
发表于 2015-8-26 20:55:19 | 显示全部楼层
怎么才9M?   6分频   也有12M了     
要配置系统时钟   看时钟配置函数   LL倍频7倍就是56M了  (7x8)
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-15 22:19

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表