OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 10396|回复: 5

LQFP144封装的STM32F407ZE如何输出稳定的时钟信号给FPGA,是TRACECLK还是MCO,还是其他的。

[复制链接]

4

主题

23

帖子

0

精华

初级会员

Rank: 2

积分
98
金钱
98
注册时间
2015-6-22
在线时间
9 小时
发表于 2015-6-22 10:17:15 | 显示全部楼层 |阅读模式
5金钱
为了使电路板使用尽可能少的晶振或晶体,板上的FPGA想使用STM32F407的时钟来工作,用STM32F407的时钟输出来驱动FPGA的时钟输入,但是STM32F407手册没有明确给出内部PLL的时钟输出管脚。
希望哪位告诉我STM32F407的那些管脚可以作为稳定的时钟输出,用以驱动FPGA工作。我原来用过ATMEL的AT91系列ARM,它们有一组PCK引脚可以这样用,第一次用ST的片子,谢谢

最佳答案

查看完整内容[请看2#楼]

将PA8复用为MCO1,就可以输出 我的没有晶振的ov7670就是用MCO输出时钟的
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

1

主题

19

帖子

0

精华

初级会员

Rank: 2

积分
131
金钱
131
注册时间
2015-1-14
在线时间
24 小时
发表于 2015-6-22 10:17:16 | 显示全部楼层


将PA8复用为MCO1,就可以输出


我的没有晶振的ov7670就是用MCO输出时钟的
回复

使用道具 举报

4

主题

23

帖子

0

精华

初级会员

Rank: 2

积分
98
金钱
98
注册时间
2015-6-22
在线时间
9 小时
 楼主| 发表于 2015-6-22 10:31:18 | 显示全部楼层
我感觉是不是应该使用内部定时器来做这个工作,不过定时器输出50MHz的信号可能还是比较困难的
回复

使用道具 举报

4

主题

23

帖子

0

精华

初级会员

Rank: 2

积分
98
金钱
98
注册时间
2015-6-22
在线时间
9 小时
 楼主| 发表于 2015-6-22 10:40:43 | 显示全部楼层
手册中blockdiagram的pll有PCLK输出,不过并没有输出到外部引脚,是给内部使用的
回复

使用道具 举报

4

主题

23

帖子

0

精华

初级会员

Rank: 2

积分
98
金钱
98
注册时间
2015-6-22
在线时间
9 小时
 楼主| 发表于 2015-6-23 12:42:42 | 显示全部楼层
回复【4楼】feiting94:
---------------------------------
感谢feiting94给我这么详尽的解答,祝您工作顺利,万事如意
回复

使用道具 举报

2

主题

16

帖子

0

精华

初级会员

Rank: 2

积分
80
金钱
80
注册时间
2012-1-13
在线时间
8 小时
发表于 2019-4-29 23:18:03 | 显示全部楼层
打开后,关闭,有办法计数个数,再次关闭或者打开吗?
我的淘宝小店:http://dianzifashaoyou.taobao.com
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-17 00:05

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表