OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6954|回复: 4

画了个FPT—40的封装,就是接细排线的,引脚为何废了

[复制链接]

80

主题

268

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
441
金钱
441
注册时间
2014-8-11
在线时间
84 小时
发表于 2014-12-3 00:50:15 | 显示全部楼层 |阅读模式
5金钱
直接上图:从原理图载到pcb这个封装就报错了,估计是设计规则的限制,请问有经验的这是由于规则里面的哪几处引起的,这个贴片焊盘
宽度是0.3mm  焊盘间距是0.5mm

最佳答案

查看完整内容[请看2#楼]

应该是  两个管脚之间  距离太近了   你把 规则里面的  管脚见得距离改的 小一点
我是一只菜鸟,但我会大鹏展翅
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

23

主题

110

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
295
金钱
295
注册时间
2014-2-16
在线时间
40 小时
发表于 2014-12-3 00:50:16 | 显示全部楼层
应该是  两个管脚之间  距离太近了   你把 规则里面的  管脚见得距离改的 小一点
回复

使用道具 举报

10

主题

42

帖子

1

精华

中级会员

Rank: 3Rank: 3

积分
271
金钱
271
注册时间
2014-11-30
在线时间
2 小时
发表于 2014-12-3 00:50:16 | 显示全部楼层


你把这个距离改到7mil、8mil左右看看
还有谁?
回复

使用道具 举报

7

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
95
金钱
95
注册时间
2013-11-2
在线时间
13 小时
发表于 2014-12-3 15:52:27 | 显示全部楼层
shift+v能查看
回复

使用道具 举报

74

主题

293

帖子

0

精华

高级会员

Rank: 4

积分
628
金钱
628
注册时间
2014-1-8
在线时间
7 小时
发表于 2014-12-7 19:40:34 | 显示全部楼层
做DRC检查,他就会告诉你,你违反了什么规则,然后再规则里面去改
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-25 23:29

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表