OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 8859|回复: 2

关于GPIO上拉和下拉电阻硬件设计

[复制链接]

4

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
79
金钱
79
注册时间
2014-11-27
在线时间
3 小时
发表于 2014-12-1 10:51:45 | 显示全部楼层 |阅读模式
5金钱
芯片片内设有上下拉电阻,可以通过软件配置。
在设计硬件电路的时候,什么情况下需要在外部设计上拉或下拉电阻呢 ?
只用芯片内部上下拉可以吗?
谢谢~

最佳答案

查看完整内容[请看2#楼]

I/O上下拉电阻主要是稳定信号,上拉电阻也有增加一定驱动能力的作用,具体怎么用看设计的需要,有的IC需要加的话会有说明的。
记忆如此美好,值得灵魂为之粉身碎骨。
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

28

帖子

0

精华

初级会员

Rank: 2

积分
133
金钱
133
注册时间
2012-10-28
在线时间
18 小时
发表于 2014-12-1 10:51:46 | 显示全部楼层
I/O上下拉电阻主要是稳定信号,上拉电阻也有增加一定驱动能力的作用,具体怎么用看设计的需要,有的IC需要加的话会有说明的。
聚集产生财富,见识决定命运。
回复

使用道具 举报

109

主题

1606

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
2222
金钱
2222
注册时间
2011-12-15
在线时间
37 小时
发表于 2014-12-1 11:44:19 | 显示全部楼层
可以完全用芯片内部上下拉的
专业制作STM32 物联网通信模块板,模块交流群:369840039。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 08:49

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表