OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 160|回复: 0

十进制计算机算术运算“乘法器”专利申请解析

[复制链接]

6

主题

6

帖子

0

精华

初级会员

Rank: 2

积分
70
金钱
70
注册时间
2026-2-23
在线时间
26 小时
发表于 6 天前 | 显示全部楼层 |阅读模式
讲述了十进制计算机必须的十进制运算器结构及原理,以及对运算器改进的方法和方向。该方法的创新之处在于,它将传统上需通过时间步骤或复杂多值逻辑门处理的“串行”逻辑值,转化为在空间上“并行”展开的物理线路。针对每个逻辑值的运算,不再依赖于复杂的十值或N值逻辑门,而是通过对空间上并行的多条线路,直接利用现有的二值逻辑元件进行编码连接,从而实现十进制逻辑运算与数值编码运算。
十进制数字计算机和多进制计算机原理:十进制数字计算机和多进制计算机原理本质是“独值”逻辑运算。十进制数字计算机和多进制计算机先把“模拟信息”通过偏置方法转换成“连续逻辑信息”,之后再通过“量化器”把“连续逻辑信息”量化成“位权信息”和“幅权信息”,由于“幅权信息”是“独值”信息的串行时序循环链,“位权信息”是“独值”信息的并行秩序遍历环。

因此在电路实现中“位权信息”是用“一条线路表示一个逻辑值”或“一个连接节点表示一个逻辑值”,因此可以用“十条线路为一组表示十个逻辑值”,用N条线路表示N个逻辑值,所以“位权信息”可以在不产生“新的逻辑器件”的前提下,用现有的二值元件进行“十值数字运算”和多值数字运算,因为“用十条线路表示十个逻辑值”的方法和用N条线路表示N个逻辑值的方法,把“串行运行”的十个及N个逻辑值用“并行的方式”在空间展开,针对每个逻辑值的运算不是通过时间步骤和复杂的十值和N值逻辑门实现,而是通过对空间分布的十值十条线路和二值逻辑元件进行并行编码连接实现逻辑运算和数值编码运算。此种运算方法在驳回专利申请201710023530.1,1201711119713.X,201910156036.1,201910155703.4,等多件专利申请都是这样运算的。
十进制计算机网络运算和算术运算专利申请解析_0000.png 十进制计算机网络运算和算术运算专利申请解析_0001.png 十进制计算机网络运算和算术运算专利申请解析_0002.png 十进制计算机网络运算和算术运算专利申请解析_0003.png 十进制计算机网络运算和算术运算专利申请解析_0004.png 十进制计算机网络运算和算术运算专利申请解析_0005.png 十进制计算机网络运算和算术运算专利申请解析_0006.png 十进制计算机网络运算和算术运算专利申请解析_0007.png 十进制计算机网络运算和算术运算专利申请解析_0008.png 十进制计算机网络运算和算术运算专利申请解析_0009.png 十进制计算机网络运算和算术运算专利申请解析_0010.png 十进制计算机网络运算和算术运算专利申请解析_0011.png 十进制计算机网络运算和算术运算专利申请解析_0012.png

回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /1 下一条

正点原子公众号

如发现本坛存在违规或侵权内容, 请点击这里发送邮件举报 (或致电020-38271790)。请提供侵权说明和联系方式。我们将及时审核依法处理,感谢配合。

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2026-4-4 02:45

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表