OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 193|回复: 2

[XILINX] DMA进行在写入的过程中,为什么AXI4接口的TREADY信号会被拉低。

[复制链接]

1

主题

3

帖子

0

精华

新手上路

积分
39
金钱
39
注册时间
2024-11-4
在线时间
6 小时
发表于 2024-12-31 15:54:31 | 显示全部楼层 |阅读模式
5金钱
我在正点原子提供的DMA回环实验的基础上,将FIFO模块换为自定义的IP核。在整个仿真实验的末尾,也就是最后通过DMA写入内存的过程中,出现问题。DMA在接收到四个时钟周期的数据之后AXI4的TREADY信号会被拉低,使得数据处于长时间的等待,然后过未知时间长度(这里ILA探针采用4096长度时钟周期未完全探测到),才会将TREADY信号再次拉高完成其余的数据传输。这里的长时间等待的原因是为什么呢?
以下是探针的位置

下图为第一部分的数据只传输了很少一部分。


下图为第二部分的数据传输


正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

4

主题

2037

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5676
金钱
5676
注册时间
2018-10-21
在线时间
1614 小时
发表于 2025-1-2 09:13:29 | 显示全部楼层
互联IP核的tready拉低吗,可能此时数据在写入DDR,需要时间吧
回复

使用道具 举报

1

主题

3

帖子

0

精华

新手上路

积分
39
金钱
39
注册时间
2024-11-4
在线时间
6 小时
 楼主| 发表于 2025-1-2 18:52:00 | 显示全部楼层
QinQZ 发表于 2025-1-2 09:13
互联IP核的tready拉低吗,可能此时数据在写入DDR,需要时间吧

如果是因为写入DDR导致的Tready拉低,那么整个过程中应该是周期性的拉低Tready。然后我从00递增到ff的数据,只有在传输到04的时候会出现Tready拉低的情况,并且一直到传输完成都不会再次拉低。

第一部分数据

第一部分数据

第二部分数据

第二部分数据
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-1-19 02:36

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表