OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 751|回复: 2

[XILINX] ZYNQ PS和PL能否能够同时运行,如何实现?

[复制链接]

13

主题

52

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
312
金钱
312
注册时间
2017-8-11
在线时间
80 小时
发表于 2023-10-25 17:12:15 | 显示全部楼层 |阅读模式
1金钱
如题,我是新手,ZYNQ7010的FPGA和SDK例程都实现了一些。现在想让PS和PL同时运行自己的逻辑,比如最简单的PL运行一个流水灯,PS运行一个HelloWorld(一直打印)。
问题来了,当我建立好PL这套工程时,在加上ZYNQ7 Processing System配置好PS后,PL的流水灯引脚找不到了。生成BITSTREAM后,PL的流水灯也不运行。
如果是先建立PS这一块,再加上PL的source,也没有PL流水灯的引脚。
是不是PL和PS的逻辑不能同时建立到一个工程里面同时下载?
我试过PL和PS如果分为两个工程,各自下载后是可以同时运行的,但是如何保证从上电开始同时运行?
我看了一下例程,没有PL的Verilog和PS的C同时在一个例程里面的,究竟能不能在一个工程里实现PS和PL各自的逻辑,如何实现?请高手解答,谢谢。

最佳答案

查看完整内容[请看2#楼]

PS跟pl可以同时运行,可以现在block design里搭建zynq最小系统,然后右击空白界面添加Verilog.v文件,再将.v文件的端口make external,之后generate outproduct 、生成顶层文件,再添加引脚约束就可以了,生成bit流导出硬件的操作就跟常规的裸机开发一样了
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

0

主题

50

帖子

0

精华

高级会员

Rank: 4

积分
515
金钱
515
注册时间
2021-3-25
在线时间
108 小时
发表于 2023-10-25 17:12:16 | 显示全部楼层
PS跟pl可以同时运行,可以现在block design里搭建zynq最小系统,然后右击空白界面添加Verilog.v文件,再将.v文件的端口make external,之后generate outproduct 、生成顶层文件,再添加引脚约束就可以了,生成bit流导出硬件的操作就跟常规的裸机开发一样了
回复

使用道具 举报

13

主题

52

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
312
金钱
312
注册时间
2017-8-11
在线时间
80 小时
 楼主| 发表于 2023-10-26 11:54:47 | 显示全部楼层
caojunye 发表于 2023-10-26 09:53
PS跟pl可以同时运行,可以现在block design里搭建zynq最小系统,然后右击空白界面添加Verilog.v文件,再将. ...

感谢!十分感谢!已经实现上述功能。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-6-9 14:43

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表