OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 1810|回复: 2

MP157核心板之DDR3硬件数据线设计问题

[复制链接]

3

主题

7

帖子

0

精华

新手上路

积分
39
金钱
39
注册时间
2023-7-4
在线时间
4 小时
发表于 2023-7-4 21:39:02 | 显示全部楼层 |阅读模式
1金钱
偏硬件小白初识初学MPU(本人购买开发板为MP157开发板),望各路大神不吝赐教,谢谢!
MP157核心板采用双512MB DDR3共1GB的内存架构,在硬件设计上,U5(NT5CC256M16EP-EKI)作为低16位数据线,U4作为高16位数据线。但是高低16位数据的高低字节数据线与连接到MPU的相应控制IO口是混乱而不连续的,我想这是出于方便layout考虑,所以才没一一对应。这种字节数据线硬件上没有连续的设计必定需要软件方面对其做相应修正,但是MPU应该使用的是内部DDR控制器,高低字节固定对应的应该就是连续的D15-D8,D7-D0,所以请问具体是用何种方法来修正以致正常读取到1GB内存

资料盘里DDR3数据线连接图

资料盘里DDR3数据线连接图

最佳答案

查看完整内容[请看2#楼]

终于弄明白!内存只是存放数据,DDR侧数据线序可交换(主控侧不得改变),但一般推荐D0以及D16保持不变。另外,地址线不得更改顺序,毕竟模式寄存器地址是主控依地址总线而操作的
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

7

帖子

0

精华

新手上路

积分
39
金钱
39
注册时间
2023-7-4
在线时间
4 小时
 楼主| 发表于 2023-7-4 21:39:03 | 显示全部楼层
终于弄明白!内存只是存放数据,DDR侧数据线序可交换(主控侧不得改变),但一般推荐D0以及D16保持不变。另外,地址线不得更改顺序,毕竟模式寄存器地址是主控依地址总线而操作的
回复

使用道具 举报

3

主题

7

帖子

0

精华

新手上路

积分
39
金钱
39
注册时间
2023-7-4
在线时间
4 小时
 楼主| 发表于 2023-7-5 14:04:28 | 显示全部楼层
一番折腾之后,搞定
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-22 09:48

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表