新手入门
- 积分
- 13
- 金钱
- 13
- 注册时间
- 2021-11-19
- 在线时间
- 3 小时
|
1金钱
看到开拓者FPGA开发指南的第四十六章ov7725的以太网视频传输时,感觉有一些问题,就是OV7725在VGA(分辨率为640*480) 帧模式下,以RGB565格式输出最高帧率可达60Hz, 每秒
钟输出的数据量达到60*640*480*16bit = 294912000bit = 281.25Mbit,而开拓者FPGA开发板上的PHY芯片类型为百兆以太网, 理论上最大传输速率为100Mbit/s,那么就算是考虑到 OV7725只是运行在30HZ的情况下,所需要的信号带宽也大于140Mbit/s,这也是远远高于百兆以太网的传输带宽的,因此这个系统就属于写快读慢的情况了,然而案例代码里面SDRAM的fifo控制模块的SRRAM的读写帧缓存的bank地址切换却是由写入帧缓存完毕信号来控制的,这样一来就会出现一帧的写完毕后往下一块区域写入帧数据,但是下一块的数据读侧却还没有读完,但由于写比读快,就会出现写赶上读这样就导致了图片撕裂的情况。
综上,所以我感觉这一章节,对于SDRAM侧的数据处理感觉有些问题,望同仁们赐教!
|
|