OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 2716|回复: 1

[XILINX] vivado hls的half数据类型

[复制链接]

2

主题

4

帖子

0

精华

新手入门

积分
18
金钱
18
注册时间
2022-9-5
在线时间
4 小时
发表于 2023-5-16 11:33:25 | 显示全部楼层 |阅读模式
1金钱
有没有大佬知道,我使用vivado hls的half浮点数类型数据进行仿真的时候会出现这种问题?然而将half数据类型换成float就没有任何问题

INFO: [SIM 2] *************** CSIM start ***************
INFO: [SIM 4] CSIM will launch GCC as the compiler.
   Compiling ../../../src/spike_sorting_dnn.cpp in debug mode
csim.mk:84: recipe for target 'obj/spike_sorting_dnn.o' failed
In file included from G:/viadoanzhuang/Vivado/2018.3/include/floating_point_v7_0_bitacc_cmodel.h:143:0,
                 from G:/viadoanzhuang/Vivado/2018.3/include/hls_fpo.h:186,
                 from G:/viadoanzhuang/Vivado/2018.3/include/hls_half.h:44,
                 from ../../../src/spike_sorting_dnn.h:6,
                 from ../../../src/spike_sorting_dnn.cpp:1:
G:/viadoanzhuang/Vivado/2018.3/include/gmp.h:62:0: warning: "__GMP_LIBGMP_DLL" redefined
#define __GMP_LIBGMP_DLL  0

In file included from G:/viadoanzhuang/Vivado/2018.3/include/hls_fpo.h:186:0,
                 from G:/viadoanzhuang/Vivado/2018.3/include/hls_half.h:44,
                 from ../../../src/spike_sorting_dnn.h:6,
                 from ../../../src/spike_sorting_dnn.cpp:1:
G:/viadoanzhuang/Vivado/2018.3/include/floating_point_v7_0_bitacc_cmodel.h:135:0: note: this is the location of the previous definition
#define __GMP_LIBGMP_DLL 1

make: *** [obj/spike_sorting_dnn.o] Error 1
ERR: [SIM 100] 'csim_design' failed: compilation error(s).
INFO: [SIM 3] *************** CSIM finish ***************


屏幕截图 2023-05-16 110600.png
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

2016

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5622
金钱
5622
注册时间
2018-10-21
在线时间
1592 小时
发表于 2023-5-16 17:04:00 | 显示全部楼层
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-26 09:44

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表