OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3236|回复: 1

[其他] 自己搭建的16位DAC模块输出波形受干扰

[复制链接]

3

主题

8

帖子

0

精华

初级会员

Rank: 2

积分
75
金钱
75
注册时间
2019-5-1
在线时间
16 小时
发表于 2023-3-20 00:33:46 | 显示全部楼层 |阅读模式
本帖最后由 霖白凌 于 2023-3-21 01:06 编辑

我用FPGA驱动DAC8830,输出用了一个RC滤波电路,和一个电压跟随器,然后用示波器测量它输出的波形,如图所示,输出的锯齿波受到了杂波干扰;然后我去测了DAC8830的供电电源,发现电源也受到了很大干扰;当我用示波器的另一个探头测DAC8830的SCLK引脚,发现DAC8830的供电引脚的干扰好像是SCLK带来的(SCLK的时钟频率是25MHz),如图所示,蓝色线是受干扰的电源,黄色线是DAC8830的SCLK引脚的信号。如果电源的杂波真的是25MHz的SCLK带来的,那我该怎么滤波?? 怎么屏蔽SCLK带来的干扰??
受干扰的5V电源信号.jpg
受干扰的锯齿波波形.PNG
蓝色线是·受干扰的电源_黄色线是DAC8830的SCLK.png
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

8

帖子

0

精华

初级会员

Rank: 2

积分
75
金钱
75
注册时间
2019-5-1
在线时间
16 小时
 楼主| 发表于 2023-3-23 15:28:07 | 显示全部楼层
原因找到了,示波器测量方式不对,选的是全带宽,探头把噪声引进来了
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-10-4 06:42

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表