OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4706|回复: 4

[其他] FPGA达芬奇Pro DDR3读写问题

[复制链接]

1

主题

2

帖子

0

精华

新手入门

积分
7
金钱
7
注册时间
2022-5-31
在线时间
3 小时
发表于 2022-5-31 08:56:42 | 显示全部楼层 |阅读模式
1金钱
DDR3写入固定数据。下载一次bit文件后,不断电反复读取,数据位置不会变动,重新下载bit文件后,读出来的数据位置会错位
微信截图_20220531085346.png

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

4

主题

881

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
4199
金钱
4199
注册时间
2019-9-4
在线时间
881 小时
发表于 2022-5-31 10:08:25 | 显示全部楼层
回复

使用道具 举报

3

主题

2013

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5618
金钱
5618
注册时间
2018-10-21
在线时间
1591 小时
发表于 2022-5-31 10:12:30 | 显示全部楼层
后面读出来的是一直错位吗
回复

使用道具 举报

1

主题

2

帖子

0

精华

新手入门

积分
7
金钱
7
注册时间
2022-5-31
在线时间
3 小时
 楼主| 发表于 2022-5-31 11:20:51 | 显示全部楼层
QinQZ 发表于 2022-5-31 10:12
后面读出来的是一直错位吗

你好,我需要用来缓存图像,先写了一个每行都是渐变0-1024的测试图像,用开发板的例程改的,只改了写入部分。用逻辑分析仪抓数据就会出现,每一行读请求开始时,出来的数据不是0开始,后面也是一直错位。后面测试发现,只要复位写入数据部分代码,就会出现错位,重复复位操作,有时会出现正常的状态
回复

使用道具 举报

13

主题

202

帖子

0

精华

高级会员

Rank: 4

积分
527
金钱
527
注册时间
2012-10-27
在线时间
65 小时
发表于 2022-6-1 08:10:18 | 显示全部楼层
你好,可否提供下“错位”的具体现象,比如截图表示;逻辑工作的驱动时钟频率;如果能描述下设计思路就更好了。

依照目前的描述,凭经验猜测可能是时序不满足,或者代码不规范。

时序不满足比如逻辑工作频率比较高,组合逻辑有比较多,过一级D触发器即可解决。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 13:28

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表