OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5187|回复: 0

[其他] PCIE项目中AXI4 IP核例化详解

[复制链接]

58

主题

64

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
362
金钱
362
注册时间
2022-2-11
在线时间
32 小时
发表于 2022-4-18 11:12:23 | 显示全部楼层 |阅读模式
                                                                                                                                                                     PCIE项目中AXI4 IP核例化详解
本工程实现PCIE的8通道速率2.2GBps通信,并验证数据的正确性。
本工程里已经把PCIE部分做成一个封装的模块,对外提供的是fifo_wr(数据发送fifo)接口和fufi_rd(数据接收的fifo接口),用户只要操作fifo接口,无需关心PCIE的内部驱动。为了便于读者更加明白,可以深入了解PCIE,我们将会制作一个PCIE的连载系列。
今天,首先说一下自定义AXI4的IP核,至于AXI4和PCIE之间有什么联系,敬请关注我们的连载系列文章。
在本篇文章中暂时先不讲解AXI4协议,先来分享例化AXI4的自定义IP核详细步骤。

一、 新建工程
为了节省篇幅,新建工程部分就不详细讲解,以下为我们新建好的工程:

二、 创建自定义IP
点击“Tools”菜单下的“Create and Package New IP”,如下图所示:

按照指引,点击“next”:

选择AXI4的IP核:

输入IP核的名称:

点击“next”:

创建和使用AXI4的IP核

三、 生成BD文件
创建AXI4完毕之后系统会自动生成一个bd文件,如下图所示:
   

四、 修改IP

五、 修改需求
在修改IP核之后系统会自定的给我们打开另一个工程,我修改为我们自己的需求,打开的工程如下所示:

修改自己的逻辑,添加自己的逻辑端口:


六、 封装IP

七、 验证IP
bd文件空白的地方右键验证IP:


八、 编译程

九、 调用自定义IP


以上就是我们自行定义IP和调用IP的全过程,对此操作有不懂的朋友可以在下方留言与我进行交流,当然也可以联系明德扬进行更多讨论!

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 15:50

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表