OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3711|回复: 1

[XILINX] FPGA怎么对引脚进行分块?DDR3与FPGA的引脚连接

[复制链接]

7

主题

13

帖子

0

精华

新手上路

积分
49
金钱
49
注册时间
2021-7-22
在线时间
14 小时
发表于 2021-11-29 18:49:24 | 显示全部楼层 |阅读模式
FPGA如何对引脚进行分块?是由VCC的电压不同进行自行设计分块?还是每个块的引脚都是固定的?
在进行DDR3与FPGA的硬件连接时,由FPGA的芯片手册得采用SSTL_15电压标准,即VDDQ=1.5V;但我看了一篇FPGA的DDR3 IP核例化文章,上面写FPGA的BANK1,3连接外部存储控制器(如下图,且只有四个BANK),所以要将DDR3连接在BANK3上。所以DDR3如何与FPGA芯片连接,是自己选择接口进行分块。再将该块上的VDDQ设置为1.5V,进行SSTL_15设置?还是只能连接在BANK1,3上且FPGA的分块是固定的
微信图片_20211129160507.png
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

2013

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5618
金钱
5618
注册时间
2018-10-21
在线时间
1591 小时
发表于 2021-11-30 09:47:29 | 显示全部楼层

回帖奖励 +1 金钱

FPGA的BANK是FPGA芯片已经划分好的,从原理图上可以看出来哪个引脚属于哪个BANK
回复 支持 1 反对 0

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 19:18

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表