5529| 6
|
关于spi的CPOL时钟极性和CPHA时钟相位的问题 |
5金钱
最佳答案1,这是硬件SPI,不是51....51可能没有SPI这个外设,就是模拟SPI时序,所以要CLK=0,CLK=1之类的语句.硬件SPI,则完全不需要你去写了,直接写数据给DR寄存器,时序就自动硬件去控制了.
2,当然有影响,要根据设备的要求设置.
| ||
| ||
我是开源电子网www.openedv.com站长,有关站务问题请与我联系。
正点原子STM32开发板购买店铺:http://openedv.taobao.com 正点原子官方微信公众平台,点击这里关注“正点原子” |
||
| ||
| ||
| ||
现在,程序把烂铜烂铁变得智能化了,人呢,一旦离开了这烂铜烂铁就不知道干啥了
|
||
| ||
| ||
现在,程序把烂铜烂铁变得智能化了,人呢,一旦离开了这烂铜烂铁就不知道干啥了
|
||
|手机版|OpenEdv-开源电子网
( 粤ICP备12000418号-1 )
GMT+8, 2025-7-7 23:04
Powered by OpenEdv-开源电子网
© 2001-2030 OpenEdv-开源电子网