OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4197|回复: 2

请教关于STM32f407的ADC时钟设置问题

[复制链接]

85

主题

249

帖子

0

精华

高级会员

Rank: 4

积分
674
金钱
674
注册时间
2020-12-5
在线时间
202 小时
发表于 2021-8-12 16:21:53 | 显示全部楼层 |阅读模式
1金钱
STM32f4的ADC数据手册上说ADCCLK最高可以达到36MHz,怎么设置系统时钟和ADC时钟分频才能到达这个频率?因为ADCCLK是APB2这个时钟分频过来的,APB2是84Mhz,二分频是42Mhz大于36Mhz,四分频的话又是21Mhz远小于36Mhz,有什么办法可以让ADC的时钟能达到36Mhz或者比21Mhz更高呢?

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165524
金钱
165524
注册时间
2010-12-1
在线时间
2116 小时
发表于 2021-8-13 02:06:17 | 显示全部楼层
用42M吧,超频一点点,问题不大
回复

使用道具 举报

85

主题

249

帖子

0

精华

高级会员

Rank: 4

积分
674
金钱
674
注册时间
2020-12-5
在线时间
202 小时
 楼主| 发表于 2021-8-13 09:01:59 | 显示全部楼层
正点原子 发表于 2021-8-13 02:06
用42M吧,超频一点点,问题不大

好的,谢谢原子哥
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-5-26 05:34

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表