OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5555|回复: 0

[其他] 基于FPGA的HDMI接口设计方法

[复制链接]

221

主题

221

帖子

0

精华

高级会员

Rank: 4

积分
762
金钱
762
注册时间
2021-5-18
在线时间
28 小时
发表于 2021-6-2 14:55:26 | 显示全部楼层 |阅读模式
HDMI接口原理
HDMI的连接架构如下图所示,其包括三个TMDS数据通道,一个TMDS时钟通道。每个TMDS时钟通道周期中,三个TMDS数据通道会发送10bit数据。Channel0通道的输入数据流由8bit的蓝色像素点数据、H,VSYNC数据线和包头数据组成。Channel1通道的输入数据流由8bit绿色像素点数据、控制信号和音频采样信号组成。Channel2通道的输入数据流由8bit红色像素点数据、控制信号和音频采样信号组成。三个通道的输入源数据流经过8B/10B编码、并串转换后,形成差分对信号并输出到相应的引脚上。
20200711172545121.png
下图为HDMI接口结构的简化图,图中没有用到包头信息、音频采样信号和控制信号。VGA驱动模块输出的像素点数据和行场信号作为HDMI接口驱动模块的输入数据源。
20200711172709907.png
VGA驱动原理
显示器采用逐行扫描,扫描从屏幕左上角一点开始,从左向右逐点扫描,每扫描完一行,电子束回到屏幕的左边下一行的起始位置,在这期间,CRT对电子束进行消隐,每行结束时,用行同步信号进行同步;当扫描完所有的行,形成一帧,用场同步信号进行场同步,并使扫描回到屏幕左上方,同时进行场消隐,开始下一帧。

以640x480分辨率的VGA为例,下图是VGA的时序图及其对应的时间参数。VGA时序中,每一行都有一个高电平的行同步脉冲,这个行同步信号的高电平占了96个像素点时钟。在同步脉冲之后是后沿(back porch),左边界(left border)属于消隐区,激活像素区(active video)为显示时序段,最后是右边界(right border)和前沿(front porch)。每扫描完一帧图像会产生一个高电平的场同步脉冲,这个行同步信号的高电平占了2行像素点时钟。
原文链接:https://www.yunduoketang.com/article/wangluojiaoxuext.html

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-10-3 20:20

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表