OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 9820|回复: 4
打印 上一主题 下一主题

求助,以太网接收上溢,请问要怎么处理?

[复制链接]

5

主题

20

帖子

0

精华

初级会员

Rank: 2

积分
85
金钱
85
注册时间
2016-1-14
在线时间
14 小时
跳转到指定楼层
楼主
发表于 2021-5-26 20:17:23 | 显示全部楼层 |只看大图 回帖奖励 |倒序浏览 |阅读模式
10金钱
在网络风暴测试的时候,以太网出现接收上溢,能发不能收,以太网的DMA状态寄存器ROS位置1了。我尝试了在KEIL调试状态下和在以太网接收上溢中断里清除ROS位,但并未成功。
会不断进入下面的中断中:
void ETH_IRQHandler(void)
{
        if(SET == ETH_GetDMAFlagStatus(ETH_DMA_IT_RO))
        {
            ETH_DMAClearFlag(ETH_DMA_IT_RO);
            ETH_DMAClearFlag(ETH_DMA_IT_AIS);
            eth_irq_cnt1++;
       }
}

我主控用的是STM32F407VGT6,PHY用的是DP83640。
请问原子哥和各位大神,这是什么原因啊?有什么方法处理这种接收上溢的错误?或者是怎么清除掉接收FIFO 。实在是找不到原因了,谢谢各位了。



回复

使用道具 举报

5

主题

20

帖子

0

精华

初级会员

Rank: 2

积分
85
金钱
85
注册时间
2016-1-14
在线时间
14 小时
2#
 楼主| 发表于 2021-5-26 20:28:34 | 显示全部楼层
C:\Users\39761\Desktop\111.png

111.png (21.48 KB, 下载次数: 161)

111.png
回复

使用道具 举报

5

主题

20

帖子

0

精华

初级会员

Rank: 2

积分
85
金钱
85
注册时间
2016-1-14
在线时间
14 小时
3#
 楼主| 发表于 2021-11-19 09:07:23 | 显示全部楼层
sjllinux 发表于 2021-8-24 10:30
导致接收上溢主要原因是MAC接收速率大于DMA从RXFIFO向内存传输的速率,可以试试DMA总线配置成burst模式,通 ...

谢谢你
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /1 下一条

正点原子公众号

如发现本坛存在违规或侵权内容, 请点击这里发送邮件举报 (或致电020-38271790)。请提供侵权说明和联系方式。我们将及时审核依法处理,感谢配合。

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2026-4-21 03:29

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表