OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5880|回复: 2

RT1052/1064上电时序怎么设计

[复制链接]

2

主题

6

帖子

0

精华

新手上路

积分
23
金钱
23
注册时间
2021-1-21
在线时间
3 小时
发表于 2021-5-17 13:35:14 | 显示全部楼层 |阅读模式
2金钱
求教各位大佬们:
RT1052/1064的上电时序是怎么样的,网上有搜到IMX6UL的上电时序的帖子,但是不适用在RT1052/1064上,NXP的官方参考手册上太长了,而且对上电时序描述的也比较分散,没有找到对应的地方,请各位指点一下,应该按照怎样的时序给芯片上电,另外就是应该参考数据手册的哪一章哪一节

最佳答案

查看完整内容[请看2#楼]

找到了,芯片数据手册 4.2.1.1 Power-up sequence The below restrictions must be followed: • VDD_SNVS_IN supply must be turned on before any other power supply or be connected (shorted) with VDD_HIGH_IN supply. • If a coin cell is used to power VDD_SNVS_IN, then ensure that it is connected before any other supply is switched on. • When internal DCDC is enabled, external del ...
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

2

主题

6

帖子

0

精华

新手上路

积分
23
金钱
23
注册时间
2021-1-21
在线时间
3 小时
 楼主| 发表于 2021-5-17 13:35:15 | 显示全部楼层
找到了,芯片数据手册
4.2.1.1 Power-up sequence
The below restrictions must be followed:
• VDD_SNVS_IN supply must be turned on before any other power supply or be connected
(shorted) with VDD_HIGH_IN supply.
• If a coin cell is used to power VDD_SNVS_IN, then ensure that it is connected before any other
supply is switched on.
• When internal DCDC is enabled, external delay circuit is required to delay the
“DCDC_PSWITCH” signal 1 ms after DCDC_IN is stable.
• Need to ensure DCDC_IN ramps to 3.0 V within 0.2 x RC, RC is from external delay circuit used
for DCDC_PSWITCH and must be longer than 1 ms.
• POR_B should be held low during the entire power up sequence.
回复

使用道具 举报

0

主题

7

帖子

0

精华

新手入门

积分
11
金钱
11
注册时间
2021-5-17
在线时间
3 小时
发表于 2021-5-18 19:52:56 | 显示全部楼层
帮顶一下
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-6-8 20:06

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表