OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 12008|回复: 1
打印 上一主题 下一主题

[ALTERA] 基于quartus的FFT FIR IP核联合仿真时出现的类似问题

[复制链接]

3

主题

10

帖子

0

精华

新手上路

积分
41
金钱
41
注册时间
2021-2-16
在线时间
9 小时
跳转到指定楼层
楼主
发表于 2021-4-27 19:31:26 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
10金钱
测试文件也有,Mega和Quartus都是同一个版本,不会存在版本不兼容的问题吧,希望大佬解答,调其它IP核都没有问题,当调FFT和FIR时就会出现这种情况

$7SLI73(F_N}TE@7X7XJM(S.jpg (100.86 KB, 下载次数: 109)

$7SLI73(F_N}TE@7X7XJM(S.jpg

{WPAR`0}_3ID5RN)CWJFZXB.jpg (106.83 KB, 下载次数: 101)

{WPAR`0}_3ID5RN)CWJFZXB.jpg
回复

使用道具 举报

4

主题

2179

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
6269
金钱
6269
注册时间
2018-10-21
在线时间
1852 小时
2#
发表于 2021-4-29 14:16:53 | 只看该作者
没仿过,帮顶
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /1 下一条

正点原子公众号

如发现本坛存在违规或侵权内容, 请点击这里发送邮件举报 (或致电020-38271790)。请提供侵权说明和联系方式。我们将及时审核依法处理,感谢配合。

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2026-5-1 15:23

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表