OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6025|回复: 4

[其他] 关于FPGA达芬奇开发板的PLL IP核的问题

[复制链接]

4

主题

14

帖子

0

精华

初级会员

Rank: 2

积分
51
金钱
51
注册时间
2020-11-8
在线时间
10 小时
发表于 2021-2-1 00:00:46 | 显示全部楼层 |阅读模式
1.PLL IP核只能输出7路PWM波吗?能不能输出16更多路?
2.如何将这些信号通过FPGA的IO口输出,在示波器上显示?
请教大佬,感谢!
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

2013

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5618
金钱
5618
注册时间
2018-10-21
在线时间
1591 小时
发表于 2021-2-1 11:01:41 | 显示全部楼层
1、一个PLL IP核输出的时钟有个数限制,可以用多个IP核实现看看;2、输出至IO引脚并测量,FPGA开发指南里有这个例程
回复 支持 反对

使用道具 举报

4

主题

14

帖子

0

精华

初级会员

Rank: 2

积分
51
金钱
51
注册时间
2020-11-8
在线时间
10 小时
 楼主| 发表于 2021-2-1 17:38:27 | 显示全部楼层
QinQZ 发表于 2021-2-1 11:01
1、一个PLL IP核输出的时钟有个数限制,可以用多个IP核实现看看;2、输出至IO引脚并测量,FPGA开发指南里有 ...

1.请问怎么调用多个时钟IP核呢?我在Vivado中选择 IP Catalog——选择clock,里面没有选多个时钟IP核的选项啊?
2.输出至引脚,这个例程在哪里呢?因为目前我只看到了时钟IP核,不知道后面的RAM FIFO 以及串口通信那些 哪个有引用IO引脚的。 麻烦大佬给点提示,我自己去琢磨一下。
回复 支持 反对

使用道具 举报

3

主题

2013

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5618
金钱
5618
注册时间
2018-10-21
在线时间
1591 小时
发表于 2021-2-2 09:13:53 | 显示全部楼层
操作是生成一个时钟IP核,在程序里例化多次;
例程里的PLL IP核就是输出时钟至IO,并用示波器测量时钟频率的,你仔细看下下载验证部分
回复 支持 反对

使用道具 举报

4

主题

14

帖子

0

精华

初级会员

Rank: 2

积分
51
金钱
51
注册时间
2020-11-8
在线时间
10 小时
 楼主| 发表于 2021-2-3 21:11:04 | 显示全部楼层
QinQZ 发表于 2021-2-2 09:13
操作是生成一个时钟IP核,在程序里例化多次;
例程里的PLL IP核就是输出时钟至IO,并用示波器测量时钟频率 ...

谢谢大佬,我去试试。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-24 00:40

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表