OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3462|回复: 2

SPI1通信SCKAPB2时钟设置

[复制链接]

11

主题

22

帖子

0

精华

初级会员

Rank: 2

积分
86
金钱
86
注册时间
2020-11-4
在线时间
16 小时
发表于 2020-11-15 10:15:43 | 显示全部楼层 |阅读模式
1金钱
/* PCLK2 = HCLK/ 2*/
    RCC->CFGR |= (uint32_t)RCC_CFGR_PPRE2_DIV2;

/* PCLK2 = HCLK */
    RCC->CFGR |= (uint32_t)RCC_CFGR_PPRE2_DIV1;

SPI1通信的SCK设置,将HCLK设置成2分频和原程序相等测出的时钟是一样的,这是为什么?


正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

11

主题

2154

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
4947
金钱
4947
注册时间
2015-1-10
在线时间
620 小时
发表于 2020-11-16 11:18:12 | 显示全部楼层
SCK时钟频率是否达到上限
回复

使用道具 举报

2

主题

582

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
2690
金钱
2690
注册时间
2014-5-23
在线时间
188 小时
发表于 2020-11-16 11:52:32 | 显示全部楼层
可能不支持1分频
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-22 09:41

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表