新手上路 
 
	- 积分
 - 37
 
        - 金钱
 - 37 
 
       - 注册时间
 - 2020-5-14
 
      - 在线时间
 - 4 小时
 
 
 
 | 
 
modelsim仿真代码全部和例程一样,编译通过,仿真时报错:# Error loading design 
请问怎么解决? 
PLL锁相环一节,仿真代码如下 
`timescale 1ns/1ns 
module ip_pll_tb; 
parameter SYS_PERIDO = 20; 
reg clk; 
reg rst_n; 
wire clk_100m; 
wire clk_100m_180deg; 
wire clk_50m; 
wire clk_25m; 
always #(SYS_PERIDO/2) clk <= ~clk; 
initial begin 
 clk <= 1'b0; 
 rst_n<=1'b0; 
 #(20*SYS_PERIDO) 
  rst_n <= 1'b1; 
end 
ip_pll u_ip_pll( 
.sys_slk  (clk), 
.sys_rst_n  (rst_n), 
.clk_100m  (clk_100m), 
.clk_100m_180deg (clk_100m_180deg), 
.clk_50m  (clk_50m), 
.clk_25m  (clk_25m) 
); 
 
endmodule 
 
附图 
 
quartus编译可用,应该在仿真文件中出错或配置问题,求解答! 
没有忘记添加altera_mf文件。@原子哥  
 
 
 
 
 |   
 
 
 
 |