OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 2900|回复: 2

SRAM的基础模块存有三种情况

[复制链接]

122

主题

357

帖子

0

精华

高级会员

Rank: 4

积分
721
金钱
721
注册时间
2020-7-24
在线时间
21 小时
发表于 2020-9-2 11:52:43 | 显示全部楼层 |阅读模式
SRAM是随机存取存储器的一种。“静态”是指这种存储器只要保持通电,里面储存的数据就可以恒常保持。SRAM不需要刷新电路即能保存它内部存储的数据。SRAM功耗取决于它的访问频率。如果用高频率访问SRAM,其功耗比DRAM大得多。有的SRAM在全带宽时功耗达到几个瓦特量级。另一方面,SRAM如果用于温和的时钟频率的微处理器,其功耗将非常小,在空闲状态时功耗可以忽略不计—几个微瓦特级别。本篇内容要介绍的是关于SRAM的基础模块存有三种情况:standby(空余),read(读)和write(写)。

第一种情况:standby
假如WL沒有选为上拉电阻,那么M5和M62个做为操纵用的晶体三极管处在短路情况,也就是基础模块与基准线BL防护。而M1-M4构成的2个反相器持续保持其情况。



第二种情况:read
最先,假定储存的內容为1,也就是Q处为上拉电阻。读周期时间原始,二根基准线BL,BL#预在线充值为上拉电阻,由于读写能力情况时,WL也会为上拉电阻,促使让做为自动开关的2个晶体三极管M5,M6通断。

随后,让Q的值传送给基准线BL只到预充的电位差,另外泄排掉BL#预充的电。从总体上,运用M1和M5的通道立即连到低电频使其数值低电频,即BL#为低;另一方面,在BL一侧,M4和M6通断,把BL立即拉升。



第三种情况:write
写周期时间刚开始,最先把要载入的情况载入及时线BL,假定要载入0,那么就设定BL为0且BL#为1。随后,WL设定为上拉电阻,这般,基准线的情况就被加载sram芯片的基础模块了。深入分析全过程,能够自身画一下。





正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

122

主题

357

帖子

0

精华

高级会员

Rank: 4

积分
721
金钱
721
注册时间
2020-7-24
在线时间
21 小时
 楼主| 发表于 2020-9-2 11:53:29 | 显示全部楼层
SRAM是随机存取存储器的一种。“静态”是指这种存储器只要保持通电,里面储存的数据就可以恒常保持。
回复 支持 反对

使用道具 举报

122

主题

357

帖子

0

精华

高级会员

Rank: 4

积分
721
金钱
721
注册时间
2020-7-24
在线时间
21 小时
 楼主| 发表于 2020-9-3 16:42:18 | 显示全部楼层
有的SRAM在全带宽时功耗达到几个瓦特量级。另一方面,SRAM如果用于温和的时钟频率的微处理器,其功耗将非常小,在空闲状态时功耗可以忽略不计—几个微瓦特级别。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-5-17 18:38

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表