OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6717|回复: 5

《分享》 关于SPI 的CPOL(时钟极性)和CPHA(时钟相位)的配置

[复制链接]

10

主题

27

帖子

0

精华

初级会员

Rank: 2

积分
88
金钱
88
注册时间
2013-6-11
在线时间
0 小时
发表于 2014-4-15 20:17:24 | 显示全部楼层 |阅读模式
    该文档(请查看附件)目的在于让读者理解时钟极性与时钟相位是什么?如何配置?

    不同的SPI从设备对时钟的极性和相位有不同要求,因此要对应于从设备的特性对主设备的时钟极性和相位进行配置。(比如W25X16:时钟上升沿采样数据,下降沿锁存数据。但是并不是所有器件都是这样,可能有的器件是下降沿采样数据,下降沿锁存数据。因此,理解时钟极性和相位就非常重要了。)

SPI中的极性CPOL和相位CPHA是什么以及如何设置.doc

347.5 KB, 下载次数: 2056

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

120

主题

7878

帖子

13

精华

资深版主

Rank: 8Rank: 8

积分
12012
金钱
12012
注册时间
2013-9-10
在线时间
427 小时
发表于 2014-4-16 08:24:11 | 显示全部楼层
回复 支持 反对

使用道具 举报

2

主题

42

帖子

0

精华

初级会员

Rank: 2

积分
196
金钱
196
注册时间
2014-1-28
在线时间
44 小时
发表于 2014-4-16 13:52:38 | 显示全部楼层
再用刀NRF24L01模块初始化,时,尤其要注意这一点,好了就好了,再次提醒大家注意。
同感同发。
回复 支持 反对

使用道具 举报

1

主题

12

帖子

0

精华

新手上路

积分
36
金钱
36
注册时间
2015-7-28
在线时间
0 小时
发表于 2015-8-4 17:20:26 | 显示全部楼层
好贴啊!楼主笔记做的真详细,真深入!多谢!我也是刚刚解决了由于SPI时钟极性和相位配置不合适而导致的bug,所以才来搜集一下资料,赞!
一步一个脚印
回复 支持 反对

使用道具 举报

7

主题

28

帖子

0

精华

初级会员

Rank: 2

积分
142
金钱
142
注册时间
2015-3-13
在线时间
13 小时
发表于 2015-11-20 17:39:29 | 显示全部楼层
这回算是懂了。谢谢楼主
回复 支持 反对

使用道具 举报

19

主题

96

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
382
金钱
382
注册时间
2014-1-7
在线时间
42 小时
发表于 2016-2-21 16:34:04 | 显示全部楼层
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-21 03:01

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表