OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 7844|回复: 5

[ALTERA] IO脚输出电压不足,什么原因?

[复制链接]

52

主题

147

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
316
金钱
316
注册时间
2019-4-1
在线时间
118 小时
发表于 2020-4-26 20:43:27 | 显示全部楼层 |阅读模式
1金钱
altera的IO脚,相应的VCCIO电压是连接的3.3V,接在16位数据总线上,总线上接了4.7K下拉电阻,Direction设置成了Bidir,I/O Standard设置成了3.3-V LVTTL,Current Strength设置成8mA。

示波器观察,当FPGA输出数据到总线上时,低电平是0V,但是高电平只有大约1.4V。

是哪里没设置对吗?还是芯片坏了?望指教,谢谢

最佳答案

查看完整内容[请看2#楼]

IO电压的高电平能达到多少,和软件里设置的I/O Standard关系不大,主要是由硬件决定的,IO的高电平等于所在BANK的BANK电压。
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

1979

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5520
金钱
5520
注册时间
2018-10-21
在线时间
1561 小时
发表于 2020-4-26 20:43:28 | 显示全部楼层
jshzp 发表于 2020-4-27 11:24
4.7K电阻的电流只有0.7mA。应该不至于拉垮IO电压
去掉这颗电阻和总线上的其它负载,让IO悬空后,再测, ...

IO电压的高电平能达到多少,和软件里设置的I/O Standard关系不大,主要是由硬件决定的,IO的高电平等于所在BANK的BANK电压。
回复

使用道具 举报

3

主题

1979

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5520
金钱
5520
注册时间
2018-10-21
在线时间
1561 小时
发表于 2020-4-27 10:20:53 | 显示全部楼层
双向引脚,不是应该接上拉电阻吗
回复

使用道具 举报

52

主题

147

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
316
金钱
316
注册时间
2019-4-1
在线时间
118 小时
 楼主| 发表于 2020-4-27 10:29:02 | 显示全部楼层
QinQZ 发表于 2020-4-27 10:20
双向引脚,不是应该接上拉电阻吗

感谢版主回复。
接下拉而不是上拉电阻,是因为希望在系统上电过程中,数据总线上是低电平。
回复

使用道具 举报

3

主题

1979

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5520
金钱
5520
注册时间
2018-10-21
在线时间
1561 小时
发表于 2020-4-27 10:33:19 | 显示全部楼层
jshzp 发表于 2020-4-27 10:29
感谢版主回复。
接下拉而不是上拉电阻,是因为希望在系统上电过程中,数据总线上是低电平。

估计是因为接了下拉电阻,导致高电平不能到3.3V。你可以把电阻拿掉来实测一下
回复

使用道具 举报

52

主题

147

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
316
金钱
316
注册时间
2019-4-1
在线时间
118 小时
 楼主| 发表于 2020-4-27 11:24:27 | 显示全部楼层
QinQZ 发表于 2020-4-27 10:33
估计是因为接了下拉电阻,导致高电平不能到3.3V。你可以把电阻拿掉来实测一下

4.7K电阻的电流只有0.7mA。应该不至于拉垮IO电压
去掉这颗电阻和总线上的其它负载,让IO悬空后,再测,电压变高了些,约2.3V。
然后再把I/O Standard改成2.5V(default),居然高电平有2.5V了。
是这个IO口坏了吗?
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-10-3 09:26

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表