OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5541|回复: 2

[ALTERA] FPGA静态数码管实验为什么一定要分模块编写

[复制链接]

1

主题

2

帖子

0

精华

新手入门

积分
12
金钱
12
注册时间
2020-2-11
在线时间
1 小时
发表于 2020-2-11 15:10:00 | 显示全部楼层 |阅读模式
为什么要分模块写,把0.5s的计时器模块跟其他模块写在一起时,功能仿真正确,但在FPGA开发板上不能实现想要的效果、代码如下:请高人指点module seg_led_static(clk,rst,led_wei,led_duan);
input clk;
input rst;
output reg [5:0]led_wei;
output reg [7:0]led_duan;

reg cnt_flag;
reg [24:0]cnt;
reg [3:0] en;

//0.5s计时器
always@(posedge clk or negedge rst)
  begin
    if(!rst)
      begin
        cnt<=25'b0;
        cnt_flag<=0;
      end   
    else
        if(cnt<25'd5-1'b1)
          begin
            cnt<=cnt+1'b1;
            cnt_flag<=0;
          end
        else
          begin
            cnt<=25'b0;
            cnt_flag<=1;
          end
  end  

//0-f计时器
always@(posedge clk or negedge rst)
  begin
    if(!rst)
        en<=4'b0000;   
    else
        if(cnt_flag)
            if(en<4'd15)
                en<=en+1'b1;
            else
                en<=4'b0000;
        else
            en<=en;      
  end

always@(posedge clk or negedge rst)
  begin
    if(!rst)
        led_wei<=6'b000000;   
    else
        led_wei<=6'b111111;
  end

//数码管显示
always@(posedge clk or negedge rst)
  begin
    if(!rst)
      begin
        led_duan<=8'b0000_0000;
     end   
    else
      begin
        case(en)
        4'd0: led_duan<=8'b11000000;
        4'd1: led_duan<=8'b11111001;
        4'd2: led_duan<=8'b10100100;
        4'd3: led_duan<=8'b10110000;
        4'd4: led_duan<=8'b10011001;
        4'd5: led_duan<=8'b10010010;
        4'd6: led_duan<=8'b10000010;
        4'd7: led_duan<=8'b11111000;
        4'd8: led_duan<=8'b10000000;
        4'd9: led_duan<=8'b10010000;
        4'd10: led_duan<=8'b10001000;
        4'd11: led_duan<=8'b10000011;
        4'd12: led_duan<=8'b11000110;
        4'd13: led_duan<=8'b10100001;
        4'd14: led_duan<=8'b10000110;
        4'd15: led_duan<=8'b10001110;
        default: led_duan<=8'b1100_0000;
        endcase

      end

  end   
endmodule



正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

2013

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5618
金钱
5618
注册时间
2018-10-21
在线时间
1591 小时
发表于 2020-2-12 09:57:59 | 显示全部楼层
分不分开写都可以实现功能,把数码管的驱动单独分开写的好处是方便模块的重用。你可以检查下管脚分配是否正确,然后用SignalTap在线调试试下。
回复 支持 反对

使用道具 举报

1

主题

2

帖子

0

精华

新手入门

积分
12
金钱
12
注册时间
2020-2-11
在线时间
1 小时
 楼主| 发表于 2020-2-12 11:32:19 | 显示全部楼层
QinQZ 发表于 2020-2-12 09:57
分不分开写都可以实现功能,把数码管的驱动单独分开写的好处是方便模块的重用。你可以检查下管脚分配是否正 ...

好的,谢谢
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 13:14

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表