OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 1684|回复: 0

TIME 定时捕获不准原因分析

[复制链接]

51

主题

214

帖子

0

精华

高级会员

Rank: 4

积分
561
金钱
561
注册时间
2011-4-11
在线时间
43 小时
发表于 2019-11-19 20:47:30 | 显示全部楼层 |阅读模式
在调试的时候发现,利用定时捕获不准的原因主要有2个:
1.TIM 优先级不够高,在捕获的时候被打断,会想要错过m个脉冲;
2. 中断函数太冗长,导致处理中断函数花费时间太多,这样捕获脉冲回错过前段n个脉冲;

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-5-25 19:06

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表