OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6808|回复: 5

[ALTERA] FPGA的输入脚可以设置成斯密特触发器方式吗?

[复制链接]

52

主题

147

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
316
金钱
316
注册时间
2019-4-1
在线时间
118 小时
发表于 2019-9-7 12:44:27 | 显示全部楼层 |阅读模式
1金钱
本帖最后由 jshzp 于 2019-9-7 13:09 编辑

工程中需要用fpga处理50多个输入的逻辑信号,在考虑fpga输入管脚特性时遇到下面两个问题:

1、输入脚设置成LVTTL3.3V方式后,如果输入信号大于2.0V,则认为是高电平,即逻辑1,如果小于0.8V,则认为是低电平,即逻辑0。那么输入信号在0.8-2.0V之间时,FPGA会默认为怎样的电平呢?

2、我的工程中需要50多个输入信号给fpga处理,使用的是cyclone iv的芯片,输入管脚可以设置成斯密特触发方式的吗?感谢回复!

最佳答案

查看完整内容[请看2#楼]

Q 家MAX CPLD 可以 ,FPGA不知, cyclone IV 不行
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

18

主题

87

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
374
金钱
374
注册时间
2012-6-20
在线时间
100 小时
发表于 2019-9-7 12:44:28 | 显示全部楼层
Q 家MAX CPLD 可以 ,FPGA不知, cyclone IV 不行
回复

使用道具 举报

109

主题

5562

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
10541
金钱
10541
注册时间
2017-2-18
在线时间
1908 小时
发表于 2019-9-7 17:52:31 | 显示全部楼层
帮顶~~
回复

使用道具 举报

4

主题

41

帖子

0

精华

初级会员

Rank: 2

积分
129
金钱
129
注册时间
2016-11-1
在线时间
22 小时
发表于 2019-9-8 09:24:12 | 显示全部楼层
1.输入信号在0.8V-2.0V,FPGA没有默认电平,应该是个不定态吧。
回复

使用道具 举报

1

主题

13

帖子

0

精华

初级会员

Rank: 2

积分
57
金钱
57
注册时间
2018-12-14
在线时间
11 小时
发表于 2019-9-26 10:34:57 | 显示全部楼层
这个还真说不好,可以呼叫一下原子哥
回复

使用道具 举报

52

主题

147

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
316
金钱
316
注册时间
2019-4-1
在线时间
118 小时
 楼主| 发表于 2019-10-2 20:40:08 | 显示全部楼层
MY40130064 发表于 2019-9-9 11:21
Q 家MAX CPLD 可以 ,FPGA不知, cyclone IV 不行

您的意思是epm570可以把IO设置成斯密特触发方式?谢谢回复
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 09:29

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表