OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3684|回复: 0

如何防止晶振出现不良现象

[复制链接]

14

主题

14

帖子

0

精华

初级会员

Rank: 2

积分
66
金钱
66
注册时间
2019-7-20
在线时间
8 小时
发表于 2019-8-1 14:14:19 | 显示全部楼层 |阅读模式
如何防止晶振出现不良现象,现在介绍严格按照技术要求的规定,对晶振组件进行检漏试验以检查其密封性,具体如下:
1、压封工序是将调好的谐振件在保护中与外壳封装起来,以稳定石英晶体谐振器的电气性能。在此工序应保持送料仓、压封仓和出料仓干净,压封仓要连续充入氮气,并在压封过程中注意焊头磨损情况及模具位置,电压、气压和流量是否正常,否则及时处理。其质量标准为:无伤痕、毛刺、顶坑、弯腿,压印对称不可歪斜。
2、由于石英晶体是被动组件,它是由IC提供适当的激励功率而正常工作的,因此,当激励功率过低时,石英晶振不易起振,过高时,便形成过激励,使石英芯片破损,引起停振。所以,应提供适当的激励功率。另外,有功负载会消耗一定的功率,从而降低晶体Q值,从而使晶体的稳定性下降,容易受周边有源组件影响,处于不稳定状态,出现时振时不振现象,所以,外加有功负载时,应匹配一个比较合适有效负载。
3、控制好剪脚和焊锡工序,并保证基座绝缘性能和引脚质量,引脚镀层光亮均匀无麻面,无变形、裂痕、变色、划伤、污迹及镀层剥落。为了更好地防止单漏,可以在晶体下加一个绝缘垫片。
4、当晶体产生频率漂移而且超出频差范围时,应检查是否匹配了合适的负载电容,可以通过调节晶体的负载电容来解决

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-22 20:56

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表