OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4438|回复: 1

【求助】ARM与FPGA的通信问题

[复制链接]

66

主题

224

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1349
金钱
1349
注册时间
2018-10-4
在线时间
200 小时
发表于 2019-6-19 22:42:10 | 显示全部楼层 |阅读模式
我上网查了下,ARM与FPGA间的通信可以“存储器+中断”的方式实现,但是仔细想了下,这个在FPGA端具体怎么实现呢?
data_a[15……0]与q_a[15……0]怎么一起跟ARM的数据线连在一起呢?
ARM上发出的片选信号(nGCSx)是接到FPGA上的enable上么?
clock也是由ARM发出的,对吧?
有谁有做过么?希望给点提示。谢谢?
QQ拼音截图20190619223420.png QQ拼音截图20190619223449.png
吾虽浪迹天涯 却未迷失本心
欢迎光临我的CSDN博客
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

0

主题

1

帖子

0

精华

新手入门

积分
16
金钱
16
注册时间
2019-5-27
在线时间
4 小时
发表于 2019-7-5 17:57:58 | 显示全部楼层
本帖最后由 Sunki 于 2019-7-5 18:05 编辑

data_a[15……0]与q_a[15……0]怎么一起跟ARM的数据线连在一起呢?
把FPGA当作SRAM器件用,数据线和地址线直接接过来,FPGA里面再定义。
ARM上发出的片选信号(nGCSx)是接到FPGA上的enable上么?
nGCSx接FPGAR的IO。
clock也是由ARM发出的,对吧?
独立的时钟好点吧。
3.png
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 10:08

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表