OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4666|回复: 6

为什么ADC的GPIO口设置成悬空,而DAC的GPIO设置成下拉呀

[复制链接]

9

主题

40

帖子

0

精华

初级会员

Rank: 2

积分
70
金钱
70
注册时间
2018-11-11
在线时间
35 小时
发表于 2019-1-25 00:17:23 | 显示全部楼层 |阅读模式
1金钱
为什么ADC的GPIO口设置成悬空,而DAC的GPIO设置成下拉呀?
问题可能有点新手,但真的不太明确!
下面是ADC实验中的GPIO设置:
        [mw_shl_code=applescript,true]GPIO_InitStructure.GPIO_Pin = GPIO_Pin_5;//PA5 í¨μà5
  GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AN;//Ä£Äaêäèë
  GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL ;//2»′øéÏÏÂà-     不带上下拉
  GPIO_Init(GPIOA, &GPIO_InitStructure);//3õê¼»ˉ  [/mw_shl_code]
下面是DAC实验中的GPIO设置:
       GPIO_InitStructure.GPIO_Pin = GPIO_Pin_4;
          GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AN;
          GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_DOWN;    下拉

还望电路知识比较懂的朋友路过解答一下!

最佳答案

查看完整内容[请看2#楼]

正常ADC采样测量输入是高阻抗,设置上拉下拉会减小输入阻抗,从而降低ADC性能! DAC是输出源,并一个大电阻,可以提高源的稳定性,跟很多电源设计输出会并一个大电阻,不接负载时,输出也是一个完整的回路。
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

17

主题

587

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
4467
金钱
4467
注册时间
2013-6-27
在线时间
565 小时
发表于 2019-1-25 00:17:24 | 显示全部楼层
正常ADC采样测量输入是高阻抗,设置上拉下拉会减小输入阻抗,从而降低ADC性能!
DAC是输出源,并一个大电阻,可以提高源的稳定性,跟很多电源设计输出会并一个大电阻,不接负载时,输出也是一个完整的回路。
让我们的思维驾驭在电的速度之上!
回复

使用道具 举报

9

主题

40

帖子

0

精华

初级会员

Rank: 2

积分
70
金钱
70
注册时间
2018-11-11
在线时间
35 小时
 楼主| 发表于 2019-1-26 14:09:54 | 显示全部楼层
求解呀,真的没人回答一下吗
回复

使用道具 举报

9

主题

40

帖子

0

精华

初级会员

Rank: 2

积分
70
金钱
70
注册时间
2018-11-11
在线时间
35 小时
 楼主| 发表于 2019-2-16 18:50:47 | 显示全部楼层
就没人可以回答一下?原子哥可以帮忙解答一下吗?!
回复

使用道具 举报

6

主题

15

帖子

0

精华

新手上路

积分
32
金钱
32
注册时间
2019-2-18
在线时间
6 小时
发表于 2019-2-27 15:53:39 | 显示全部楼层
感觉二楼说的很有道理
回复

使用道具 举报

3

主题

13

帖子

0

精华

初级会员

Rank: 2

积分
106
金钱
106
注册时间
2019-8-30
在线时间
31 小时
发表于 2020-3-7 17:56:05 | 显示全部楼层
DongInker 发表于 2019-1-25 00:17
正常ADC采样测量输入是高阻抗,设置上拉下拉会减小输入阻抗,从而降低ADC性能!
DAC是输出源,并一个大电 ...

为啥stm32F407 的ADC和DAC的GPIO管脚都设置的是下拉?板子的电路不同决定的吗?
回复

使用道具 举报

49

主题

148

帖子

0

精华

高级会员

Rank: 4

积分
683
金钱
683
注册时间
2017-11-23
在线时间
133 小时
发表于 2020-3-9 12:43:35 | 显示全部楼层
支持二楼解释!!
2楼解释很清楚了,这与电路有很大关系,
IO用作ADC时,需要接收外界信号,但外界信号也许很微弱,很微弱,所以接收端尽最大努力要避免再给传入信号增加阻力而消弱传入信号,所以ADC时采取悬空,
IO用作DAC时,需要对外输出信号,本质还是输出的是电压信号,而电压是与电阻阻值有直接关系的,(这个电阻指的是外界负载电阻+信号端的内阻的总和)外界也许电阻小,也许电阻大,为了信号电压的稳定,所以外界电阻越大,输出的电压越稳定,这就是输出信号大多会并接一个大电阻的原因。。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-5-4 08:20

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表