OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6431|回复: 3

新人求助,fpga怎么设置DAC电压的上升时间可调

[复制链接]

27

主题

53

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
301
金钱
301
注册时间
2018-7-19
在线时间
74 小时
发表于 2018-12-15 10:58:36 | 显示全部楼层 |阅读模式
10金钱
各位大神,现在要做一个数模转换DAC的功能,需要在可调的时间内(0.1s~999.9s)上升到指定电压,然后维持电压不变,然后再在可调的时间范围内(0.1s~999.9s)回落到零,比如设置0.1秒的上升时间和2.5秒的下降时间,这个算法怎么写啊

TIM截图20181215105627.jpg

最佳答案

查看完整内容[请看2#楼]

这不是很简单么? 根据时间,和最终的DAC值,然后从0开始按规定时间递增即可。
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165309
金钱
165309
注册时间
2010-12-1
在线时间
2108 小时
发表于 2018-12-15 10:58:37 | 显示全部楼层
这不是很简单么?  根据时间,和最终的DAC值,然后从0开始按规定时间递增即可。
回复

使用道具 举报

27

主题

53

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
301
金钱
301
注册时间
2018-7-19
在线时间
74 小时
 楼主| 发表于 2018-12-17 08:54:51 | 显示全部楼层
正点原子 发表于 2018-12-15 10:58
这不是很简单么?  根据时间,和最终的DAC值,然后从0开始按规定时间递增即可。

这个递增的时间分辨率应该设置多大啊,是不是要用到除法,cpld没有多少逻辑资源
回复

使用道具 举报

0

主题

11

帖子

0

精华

初级会员

Rank: 2

积分
91
金钱
91
注册时间
2017-8-29
在线时间
16 小时
发表于 2018-12-20 16:01:02 | 显示全部楼层
244141084 发表于 2018-12-17 08:54
这个递增的时间分辨率应该设置多大啊,是不是要用到除法,cpld没有多少逻辑资源

这个取决于你要的波形的平滑程度,越平滑分辨率越高,,,也和你的DAC精度有关吧,比如你是12位的DAC,那你可以按:时间分辨率=波形上升时间/2^12 来取;你的波形上升时间是0.1~999.9s,按0.1s来算,那你的时间分辨率可以取 0.1s/4096=25us(近似)
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 05:32

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表