OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3325|回复: 2

求助各位坛友,关于boot跳到app,程序跑不起来

[复制链接]

24

主题

72

帖子

0

精华

新手入门

积分
10
金钱
10
注册时间
2018-3-13
在线时间
45 小时
发表于 2018-9-13 10:23:04 | 显示全部楼层 |阅读模式
20金钱
求助各位坛友,最近写的两个程序,一个是boot,一个是app,写好之后程序跑起来了也很正常(插着jlnk),拔掉之后重新打开电源开关,发现程序没跑起来,一顿检查之后发现复位引脚reset一直是低电平。请问程序什么地方可能导致这个引脚一直保持低电平?我的单片机是STM32L476,app单独跑是没问题的,就是加入app程序在options修改好地址,在stm32l4xx.c中SCB->VTOR 也改成改地址了,其他地方没修改,求助!!!!

最佳答案

查看完整内容[请看2#楼]

一定是你的开发板电路有问题,插上JLINK时,JLINK上面有RESET引脚,会强制吧复位引脚拉高,当去掉JLINK时复位引脚被板子电路拉低,所以拿下JLINK时板子不能正常跑程序。
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

1

主题

39

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
337
金钱
337
注册时间
2018-4-20
在线时间
80 小时
发表于 2018-9-13 10:23:05 | 显示全部楼层
一定是你的开发板电路有问题,插上JLINK时,JLINK上面有RESET引脚,会强制吧复位引脚拉高,当去掉JLINK时复位引脚被板子电路拉低,所以拿下JLINK时板子不能正常跑程序。
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165536
金钱
165536
注册时间
2010-12-1
在线时间
2117 小时
发表于 2018-9-15 01:54:41 | 显示全部楼层
reset脚 一直是低电平,检查你的开发板电路是不是设计的有问题
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-8 22:48

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表