OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5471|回复: 0

勇敢的芯伴你玩转Altera FPGA连载76:基于SignalTap II的超声波测距调试之SignalTap II配置

[复制链接]

431

主题

438

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1866
金钱
1866
注册时间
2014-7-19
在线时间
50 小时
发表于 2018-6-11 23:10:56 | 显示全部楼层 |阅读模式
勇敢的芯伴你玩转Altera FPGA连载76基于SignalTap II的超声波测距调试之SignalTap II配置
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1i5LMUUD
1.jpg
采样时钟设置
         如图9.8所示,首先在“SignalConfiguration”下面设置采样时钟。点击Clock一列最后面的“…”按钮,弹出的“Node Finder”窗口中,设置Named为“*clk_100khz_en*”,设置Options下的Filter为“SignalTap II: pre-synthesis”,单击“List”按钮;接着在Nodes Found下面选中信号“clk_100khz_en”,单击“>”按钮添加到Selected Nodes中,作为我们的采样时钟;完成设置后点击OK。
2.jpg
图9.8 采样时钟选择
         如图9.9所示,接下来设置采样深度(SampleDepth)为16K;触发类型(Type)为Continuous;触发的流控制(Trigger flow control)为Sequential;触发位置(Trigger position)为Pre triggerposition;触发条件(Trigger conditions)为1。
3.jpg
图9.9 采样和触发配置
采样信号设置
         如图9.10所示,在空白区域,双击鼠标,随后弹出NodeFinder,选择Filter为“SignalTap II: pre-synthesis”,再单击“List”;然后再Nodes Found下面找到信号ultrasound_echo和ultrasound_trig,同时选中它们,再单击“>”按钮将其添加到Selected Nodes中,完成后点击OK。
4.jpg
图9.10 测量信号添加
触发条件设置
         添加完采样信号,如图9.11所示,这里可以在ultrasound_echo信号的Trigger Conditions一列中,选择器触发条件为上升沿。
5.jpg
图9.11 采样信号
保存设置
         接着我们可以点击菜单“FileàSave”,将当前设置保存为stp1.stp,当然最好是保存在当前工程文件夹下了,具体路径大家要记住,如笔者习惯于放到如图9.12所示的路径下。
6.jpg
图9.12 文件保存
添加到工程中
         如图9.13所示,回到Quartus II的主菜单,单击“Assignments à Settings…”
7.jpg
图9.13Settings菜单
         如图9.14所示,在Settings中,找到“SignalTap II Logic Analyzer”选项,勾选“Enable SignalTap II Logic Analyzer”,随后再“SignalTap II File name”后面输入当前stp文件所在路径。
8.jpg
图9.14 Enable SignalTap II Logic Analyzer设置
         完成以上设置后,请重新编译整个工程。

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-7-5 06:53

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表