OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3521|回复: 3

更改系统时钟后,延时函数不准确

[复制链接]

4

主题

7

帖子

0

精华

初级会员

Rank: 2

积分
130
金钱
130
注册时间
2017-8-8
在线时间
40 小时
发表于 2018-2-1 16:55:19 | 显示全部楼层 |阅读模式
5金钱
原子哥,外部晶振8M,将系统时钟由168M改为116M后,由于不是8的倍数,导致delay延时函数不准确,在不更改系统时钟的情况下有什么好的解决办法?@正点原子

最佳答案

查看完整内容[请看2#楼]

你设置倍频数位116即可啊。更改倍频洗系数即可,不一定是8的整数倍
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165540
金钱
165540
注册时间
2010-12-1
在线时间
2117 小时
发表于 2018-2-1 16:55:20 | 显示全部楼层
你设置倍频数位116即可啊。更改倍频洗系数即可,不一定是8的整数倍

回复

使用道具 举报

4

主题

7

帖子

0

精华

初级会员

Rank: 2

积分
130
金钱
130
注册时间
2017-8-8
在线时间
40 小时
 楼主| 发表于 2018-2-2 08:45:03 | 显示全部楼层
正点原子 发表于 2018-2-1 16:55
你设置倍频数位116即可啊。更改倍频洗系数即可,不一定是8的整数倍

PLL=8*N(M*P),N=336,M=8,P=2,即PLL=168的时候正常,当我把N改为232,即PLL=116时,delay10ms就变成了9.6ms了。
回复

使用道具 举报

4

主题

7

帖子

0

精华

初级会员

Rank: 2

积分
130
金钱
130
注册时间
2017-8-8
在线时间
40 小时
 楼主| 发表于 2018-2-2 09:34:19 | 显示全部楼层
正点原子 发表于 2018-2-1 16:55
你设置倍频数位116即可啊。更改倍频洗系数即可,不一定是8的整数倍

Systick 的时钟来自系统时钟 8 分频, 正因为如此,
系统时钟如果不是 8 的倍数(不能被 8 整除),则会导致延时函数不准确,这也是我们推荐外部
时钟选择 8M 的原因。这点大家要特别留意。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-21 00:11

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表