OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6376|回复: 3

推挽输出 ,上拉的作用不解

[复制链接]

2

主题

6

帖子

0

精华

新手上路

积分
34
金钱
34
注册时间
2013-11-29
在线时间
0 小时
发表于 2013-12-17 10:27:36 | 显示全部楼层 |阅读模式
SD卡实验中,为了避免NRF24L01/W25Q32等的影响,设置公用的SPI借口的端口推挽输出 ,上拉电阻的具体意思是什么呢?
     //设置硬件上与SD卡相关联的控制引脚输出
//避免NRF24L01/W25Q32等的影响
RCC->APB2ENR|=1<<3;     //使能PORTB时钟 
  RCC->APB2ENR|=1<<5; //使能PORTD时钟
  RCC->APB2ENR|=1<<8; //使能PORTG时钟
//这里PB12和PG7拉高,是为了防止影响FLASH的烧写.

//因为他们共用一个SPI口. 
GPIOB->CRH&=0XFFF0FFFF; 
GPIOB->CRH|=0X00030000; //PB12 推挽    
GPIOB->ODR|=1<<12;     //PB12上拉
GPIOD->CRL&=0XFFFFF0FF; 
GPIOD->CRL|=0X00000300; //PD2 推挽    
GPIOD->ODR|=1<<2;     //PD2上拉

GPIOG->CRL&=0X0FFFFFFF; 
GPIOG->CRL|=0X30000000; //PG7 推挽    
GPIOG->ODR|=1<<7;     //PG7 上拉
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

26

主题

280

帖子

1

精华

高级会员

Rank: 4

积分
908
金钱
908
注册时间
2013-8-2
在线时间
279 小时
发表于 2013-12-17 10:54:38 | 显示全部楼层
回复 支持 反对

使用道具 举报

38

主题

2061

帖子

6

精华

论坛大神

Rank: 7Rank: 7Rank: 7

积分
3273
金钱
3273
注册时间
2012-1-16
在线时间
37 小时
发表于 2013-12-17 14:06:31 | 显示全部楼层
回复【楼主位】shuyuwyy:
---------------------------------
上拉就是将不确定的信号通过一个电阻嵌位在高电平,电阻同时起限流作用。比如你的数据输出IO口不接上拉,那么电平就可能会不确定的。你IO输出高实际可能是底,输出低,实际可能是高。
站在巨人的肩膀上不断的前进。。。
回复 支持 反对

使用道具 举报

26

主题

280

帖子

1

精华

高级会员

Rank: 4

积分
908
金钱
908
注册时间
2013-8-2
在线时间
279 小时
发表于 2013-12-17 20:45:54 | 显示全部楼层
回复【3楼】xiaoyan:
---------------------------------
推挽输出是不需要上拉的,没有外界干扰的情况下电平都是确定的,不会有你说的那种情况吧。开漏输出才需要上拉。
博客:http://blog.csdn.net/feilusia
CC2541群(127442605);CC2640群(557278427);
Android群(541462902);STM8/STM32群(164311667);
Linux群(512598061);职场交流群(450154342);
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-16 07:26

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表