OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 2535|回复: 1

fifo的一些疑问

[复制链接]

11

主题

18

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
236
金钱
236
注册时间
2017-7-12
在线时间
68 小时
发表于 2017-9-7 22:56:12 | 显示全部楼层 |阅读模式
5金钱
fifo存储器是用于不同时钟域之间的数据传输的,是用于高速的数据输入和低速MCU读出还是低速数据输入和高速MCU读出。假设是低速数据输入和高速MCU读出,当读速度比写速度快时,是产生错误还是变为同一时序读写同一单元?如果是高速的数据输入和低速MCU读出,那用于信号采集,fifo存满时,不是会有一部分信号会丢失吗?请大佬们指点下小弟




正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

2

主题

685

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
3448
金钱
3448
注册时间
2017-7-4
在线时间
869 小时
发表于 2017-9-8 08:41:34 | 显示全部楼层
1、读的速率必须要比写入快,或者说能够及时处理fifo的内容不会导致fifo溢出,否则数据会丢失;
2、当然会判断是否为空啊,为空干嘛还要去读?为空时也读不出数据(这点与操作系统线程同步中的信号量类似);
3、FIFO会写满就说明设计有问题,读速率必须比写快;
4、用c语言自己写一个软件环形FIFO(串口接收常用的)就明白了。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-19 03:37

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表