一、
二、
PLL_VCO = (HSE_VALUE or HSI_VALUE / PLL_M) * PLL_N
锁相环压腔振荡器时钟PLL_VCO = 25000000 / 25 * 336 = 336MHz
SYSCLK = PLL_VCO / PLL_P
系统时钟SYSCLK = 336MHz / 2 = 168MHz
USB OTG FS, SDIO and RNG Clock = PLL_VCO / PLLQ
USB,SD卡时钟 = 336 / 7 = 48MHz
三、
四、
如果外部时钟启动失败,系统会使用内部时钟
默认配置: HCLK = SYSCLK / 1 = 168MHz
PCLK2 = HCLK / 2 = 84MHz
PCLK1 = HCLK / 4 = 42MHz
五、
其实对于编程应用者来说,选择了开发板平台后,时钟完全可以不用管。
|