OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4128|回复: 1

KL16 SPI速率配置问题

[复制链接]

1

主题

1

帖子

0

精华

新手上路

积分
24
金钱
24
注册时间
2015-12-31
在线时间
5 小时
发表于 2017-4-27 08:40:45 | 显示全部楼层 |阅读模式
5金钱
本帖最后由 Alexhom 于 2017-4-27 08:45 编辑

最近在学习SPI的通讯,使用的是飞思卡尔MKL16Z128VFT4芯片,spi驱动中,可选的spi速率最高达到24MHz,默认的速率为1MHz,在实验中发现,当配置为6MHz时,可以正常进行通讯,但配置超过6MHz时,则无法进行通讯,检查spi时钟引脚没有波形。结合KL16手册上的时钟树部分进行分析,spi使用的是Bus clock,System oscillator外接16MHz的晶振,那么从Bus clock/Flash clock输出的时钟一定要经过OUTDIV1和OUTDIV4的分频处理,图1为时钟树。16MHz的晶振先经过PLL4分频,再24倍频,MCGOUTCLK的值为96MHz,然后OUTDIV1和OUTDIV4均进行2分频,输出的Bus clock值则为24MHz,代码如图2所示。如果MCGOUTCLK值为96MHz,那么分频后到达Bus clock的值不能超过24MHz,即对OUTDIV1和OUTDIV4的分频系数有要求,(已测试验证)。想请教,SPI的速率值不能设置超过6MHz,和时钟树这边的输出有没有关联,还是别的什么原因?

图1 时钟树

图1 时钟树

图2 时钟分配

图2 时钟分配
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

9

主题

538

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
3371
金钱
3371
注册时间
2015-1-7
在线时间
794 小时
发表于 2017-4-27 08:54:29 | 显示全部楼层
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-8-21 20:31

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表