中级会员
- 积分
- 404
- 金钱
- 404
- 注册时间
- 2013-1-11
- 在线时间
- 107 小时
|
50金钱
FPGA型号 EP4CE6E22C8N 晶振50M,经PLL锁相环倍频到100M,信号发生器产生一个200KHz的方波信号。以此方波信号的上升沿为闸门,对100M脉冲进行计数。理论计数值应该500、499。但是我获得的计数值差异很大,494--503都有。以下是我的程序。目前怀疑可能出问题的地方是200KHz的脉冲输入没有接到时钟管脚,接的普通管脚;或者是管脚阻抗不匹配造成。请路过的大神帮忙分析下,或者给给一个测试方法。 | [mw_shl_code=applescript,true]always@(posedge pllout)
begin
fx_last=fx_this;
fx_this=fx;
end
assign out_fx=(fx_last==1 && fx_this==0)? 1'b1:1'b0;
always@(posedge pllout )
begin
if(out_fx)
begin
cpwres<=countpw;//pw y
countpw<=0;
end
else
begin
countpw<=countpw+1;
end
end[/mw_shl_code]
|
|