OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 7242|回复: 1

【求助】FPGA脉冲计数器值存在误差

[复制链接]

6

主题

90

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
404
金钱
404
注册时间
2013-1-11
在线时间
107 小时
发表于 2017-4-24 21:06:28 | 显示全部楼层 |阅读模式
50金钱
FPGA型号 EP4CE6E22C8N     晶振50M,经PLL锁相环倍频到100M,信号发生器产生一个200KHz的方波信号。以此方波信号的上升沿为闸门,对100M脉冲进行计数。理论计数值应该500、499。但是我获得的计数值差异很大,494--503都有。以下是我的程序。目前怀疑可能出问题的地方是200KHz的脉冲输入没有接到时钟管脚,接的普通管脚;或者是管脚阻抗不匹配造成。请路过的大神帮忙分析下,或者给给一个测试方法。
[mw_shl_code=applescript,true]always@(posedge pllout)
begin
    fx_last=fx_this;
         fx_this=fx;
         
end
assign out_fx=(fx_last==1 && fx_this==0)? 1'b1:1'b0;
always@(posedge pllout )
begin
             if(out_fx)
             begin
                 cpwres<=countpw;//pw     y
                      countpw<=0;
             end
             else
             begin
                 countpw<=countpw+1;
             end
end[/mw_shl_code]

最佳答案

为啥还要考试啊。。。。。。。
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

6

主题

90

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
404
金钱
404
注册时间
2013-1-11
在线时间
107 小时
 楼主| 发表于 2017-4-24 21:06:29 | 显示全部楼层
为啥还要考试啊。。。。。。。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-7-3 03:12

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表